点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 8位双向移位寄存器的设计与实现
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
Linux C程序设计
目录 历史 前言 I. C语言入门 1. 程序的基本概念1. 程序和编程语言2. 自然语言和形式语言3. 程序的调试4. 第一个程序2. 常量、变量和表达式1. 继续Hello World 2. 常量3. 变量4. 赋值5. 表达式6. 字符类型与字符编码3. 简单函数1. 数学函数2. 自定义函数3. 形参和实参4. 局部变量与全局变量4. 分支语句1. if语句2. if/else语句3. 布尔代数4. switch语句5. 深入理解函数1. return语句2. 增量式开发3. 递归6.
所属分类:
C
发布日期:2009-07-06
文件大小:4194304
提供者:
snail_1989
Verilog实例(经典135例)
很实用的Verilog实例! 目录:王金明:《Verilog HDL程序设计教程》程序例子,带说明。 【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波
所属分类:
嵌入式
发布日期:2009-09-08
文件大小:130048
提供者:
kevinsjtu
单片机C语言程序设计实训100例基于8051+Proteus仿真
第1章 8051单片机C语言程序设计概述 1.1 8051单片机引脚 1.2 数据与程序内存 1.3 特殊功能寄存器 1.4 外部中断、定时/计数器及串口应用 1.5 有符号与无符号数应用、数位分解、位操作 1.6 变量、存储类型与存储模式 1.7 数组、字符串与指针 1.8 流程控制 1.9 可重入函数和中断函数 1.10 C语言在单片机系统开发中的优势 第2章 Proteus操作基础 2.1 Proteus操作界面简介 2.2 仿真电路原理图设计 2.3 元件选择
所属分类:
C
发布日期:2010-03-19
文件大小:12582912
提供者:
sxf544580
DS1302中文资料
十分详细的DS1302中文资料 1 / 10 功能特色: � 时钟计数功能,可以对秒、分钟、小时、月、 星期、年的计数。年计数可达到 2100 年。 � 有 31*8 位的额外数据暂存寄存器 � 最少 I/O 引脚传输,通过三引脚控制 � 工作电压:2.0-5.5V � 工作电流小于 320 纳安(2.0V) � 读写时钟寄存器或内部 RAM(31*8 位的额外 数据暂存寄存)可以采用单字节模式和突发模式 8-pin DIP 封装或 8-pin SOICs 兼容 TTL (5.0V) 可选的工
所属分类:
C++
发布日期:2010-03-26
文件大小:738304
提供者:
rufeng200709
单片机C语言程序设计实训100例--基于AVR+PROTEUS仿真(源程序暂缺)
第一章:AVR单片机C语言程序设计概述 1.1 AVR单片机简介 1.2 AVR Studio+WinAVR开发环境安装及应用 1.3 AVR-GCC程序设计基础 1.4 程序与数据内存访问 1.5 I/O端口编程 1.6 外设相关寄存器及应用 1.7 中断服务程序 1.8 GCC在AVR单片机应用系统开发中的优势 第二章:PROTEUS操作基础 2.1 PROTEUS操作界面简介 2.2 仿真电路原理图设计 2.3 元件选择 2.4 仿真运行 2.5 PROTEUS与AVR Studio的联
所属分类:
嵌入式
发布日期:2010-05-27
文件大小:15728640
提供者:
sxf544580
EDA—EDA技术实用教程(pdf影印)
学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
所属分类:
硬件开发
发布日期:2010-06-07
文件大小:8388608
提供者:
zt839486421
verilog HDL经典程序实例135例
Verilog HDL程序设计教程》程序例子,带说明。【例 3.1】4 位全加器 【例 3.2】4 位计数器【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序【例 3.5】“与-或-非”门电路【例 5.1】用 case语句描述的 4 选 1 数据选择器【例 5.2】同步置数、同步清零的计数器【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值【例 5.5】用 begin-end 串行块产生信号波形【例 5.6】用 fork-join 并行块产生信号波形【
所属分类:
嵌入式
发布日期:2010-07-23
文件大小:158720
提供者:
do622
8位双向移位寄存器的设计与实现
用MAX+PLUS 实现8位双向移位寄存器的设计与实现 完成 波形仿真 功能仿真
所属分类:
嵌入式
发布日期:2010-08-23
文件大小:503
提供者:
chenhonglin_918
EDA—EDA技术实用教程
综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
所属分类:
硬件开发
发布日期:2010-11-19
文件大小:8388608
提供者:
sundyqt
王金明:《Verilog HDL程序设计教程》135例
【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行块产生信号波形 【例 5.7】持续赋值方式定义的 2 选
所属分类:
嵌入式
发布日期:2011-02-24
文件大小:130048
提供者:
zhlyz2003
ESD-5设计箱模拟信号输入电路
电路板上的主要的芯片有: 一,可在系统编程的89S52单片机系统 通过在系统编程(isp)插座对CPU进行编程,无需仿真器和编程器,即可进行程序开发. 与89S52管脚对应的40芯插座,以便于扩展外围电路。 二,10K10可编程逻辑器件模块 与单片机,键盘,RAM, ispPAC20 相联结。 可以利用89S52的ALE作为CLK,亦可通过板右方的CLK插座,选择外接CLK。 三,RAM6264 6264为8KByte静态RAM,13根地址线,8根双向数据线,有3根控制信号线连至10K10,分
所属分类:
项目管理
发布日期:2011-04-16
文件大小:128000
提供者:
xuhailong217
51单片机C语言编程基础及实例
文库帮手网 www.365xueyuan.com 免费帮下载 百度文库积分 资料 本文由pengliuhua2005贡献 doc文档可能在WAP端浏览体验不佳。建议您优先选择TXT,或下载源文件到本机查看。 51 单片机设计跑马灯的程序用(c 语言)编写 P1 口接 8 个发光二极管共阳,烧入下面程序 #include unsigned char i; unsigned char temp; unsigned char a,b; void delay(void) { unsigned char
所属分类:
嵌入式
发布日期:2011-04-19
文件大小:34816
提供者:
hongsekexuejia
verilog HDL设计实例
【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行块产生信号波形 【例 5.7】持续赋值方式定义的 2 选
所属分类:
专业指导
发布日期:2011-06-14
文件大小:158720
提供者:
wwe12580
单片机C语言程序设计实训100例--基于AVR+PROTEUS仿真(源程序)
第一章:AVR单片机C语言程序设计概述 1.1 AVR单片机简介 1.2 AVR Studio+WinAVR开发环境安装及应用 1.3 AVR-GCC程序设计基础 1.4 程序与数据内存访问 1.5 I/O端口编程 1.6 外设相关寄存器及应用 1.7 中断服务程序 1.8 GCC在AVR单片机应用系统开发中的优势 第二章:PROTEUS操作基础 2.1 PROTEUS操作界面简介 2.2 仿真电路原理图设计 2.3 元件选择 2.4 仿真运行 2.5 PROTEUS与AVR Studio的联
所属分类:
嵌入式
发布日期:2011-07-13
文件大小:5242880
提供者:
zhaol101aa
EDA/SOPC 技术实验讲义
第一章 EDA_VHDL 实验/设计与电子设计竞赛 4 1-1、 应用QuartusII 完成基本组合电路设计 5 1-2. 应用QuartusII 完成基本时序电路的设计 6 1-3. 设计含异步清0 和同步时钟使能的加法计数器 7 1-4. 7 段数码显示译码器设计 8 1-5. 8 位数码扫描显示电路设计 9 1-6. 数控分频器的设计 10 1-7. 32 位并进/并出移位寄存器设计 10 1-8. 在QuartusII 中用原理图输入法设计8 位全加器 11 1-9. 在Quartu
所属分类:
硬件开发
发布日期:2012-04-18
文件大小:3145728
提供者:
xiaosong89
c语言经典案例
本文件中讲述了c语言经典的282个案例,由浅入深。有利于提高广大爱好c语言编程的人员。 其中包括: 第1章 初识C语言 1 实例001 第一个C语言程序 2 实例002 一个完整的C语言程序 2 实例003 输出名言 3 实例004 用TC 2.0打开文件 4 实例005 计算正方形的周长 5 第2章 简单的C程序 6 实例006 输出一个正方形 7 实例007 输出一个三角形 8 实例008 一个简单的求和程序 9 实例009 求10! 10 实例010 3个数由小到大排序 11 实例011
所属分类:
C
发布日期:2014-10-30
文件大小:177152
提供者:
woaiaicc
《 Verilog HDL 程序设计教程》135例,源码
《 Verilog HDL 程序设计教程》135例; 。【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行
所属分类:
硬件开发
发布日期:2015-05-27
文件大小:130048
提供者:
feng1o
8位双向移位寄存器的设计与实现
用MAX+PLUS 实现8位双向移位寄存器的设计与实现 完成 波形仿真 功能仿真
所属分类:
嵌入式
发布日期:2008-11-22
文件大小:45056
提供者:
luodan24
verilog HDL经典实例135例
《Verilog HDL程序设计教程》程序例子,带说明。 【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并
所属分类:
嵌入式
发布日期:2009-04-04
文件大小:158720
提供者:
ljj0709
数字逻辑实验指导书
目录 第一部分 实验准备 第一章 数字逻辑实验要求 预备-1 第二章 数字逻辑实验基本知识 预备-2 第三章 MAX+plus II实验操作步骤 预备-5 第二部分 实验 实验一 逻辑门电路的功能与测试 实验-1 (一) 或门的逻辑功能测试 (二) 与非门74LS00的逻辑功能测试 (三) 或非门74LS02的逻辑功能测试 (四) 与非门74LS20的逻辑功能测试 (五) 异或门74LS86的逻辑功能测试 实验二 复合逻辑电路功能的实现测试 实验-6 (一) 用与非门组成异或门并测试验证其功能
所属分类:
讲义
发布日期:2018-11-27
文件大小:737280
提供者:
qq_41614770