您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 8路智能定时抢答器、、、、、、、、、、、、、、、、、、、、、

  2. 抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0 ~ S7表示。2. 设置一个系统清除和抢答控制开关S,该开关由主持人控制。3. 抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在LED数码管上显示,同时扬声器发出报警声响提示。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。4. 抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如30秒)。当主持人启动"开始"键后,定时器进行减计时,同时扬声器发出短暂的声响,声响持续的时间0.5秒左右。5. 参
  3. 所属分类:专业指导

    • 发布日期:2009-05-18
    • 文件大小:695296
    • 提供者:ha21s
  1. 八路抢答器电路图(一个8路智力竞赛抢答器)

  2. 设计一个8路智力竞赛抢答器,具体设计要求如下: 抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0~ S7表示。 设置一个系统清除和抢答控制开关S,该开关由主持人控制。 3.抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在LED数码管上显示,同时扬声器发出报警声响提示。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。 4. 抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如30秒)。当主持人启动“开始”键后,定时器进行减计时,同时扬声器发出短暂
  3. 所属分类:专业指导

    • 发布日期:2009-06-13
    • 文件大小:160768
    • 提供者:tianguoxingmeng
  1. 基于VHDL语言的8路抢答器控制系统设计

  2. :EDA技术的应用引起了电子产品系统开发的革命性变革。利用先进的EDA 工具,基于硬件描述语言,借助CPLD(复杂的可 编程逻辑器件).可以进行系统级数字逻辑电路的设计。本文以8路抢答器为例,介绍了在Max+plus II开发软件下,利用VHDL语言设 计数字逻辑电路的过程和方法
  3. 所属分类:嵌入式

    • 发布日期:2009-07-17
    • 文件大小:144384
    • 提供者:xingxing3477
  1. 课程设计之8路抢答器

  2. 一、设计任务与要求 1. 抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0 ~ S7表示。 2. 设置一个系统清除和抢答控制开关S,该开关由主持人控制。 3. 抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在LED数码管上显示,同时扬声器发出报警声响提示。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。
  3. 所属分类:专业指导

    • 发布日期:2010-01-06
    • 文件大小:201728
    • 提供者:lixiaoning0000
  1. 8路抢答器设计八路智力竞赛抢答器

  2. 可供多人抢答的抢答电路的设计,方便简单,易于操作(1)抢答器最多可供8名选手参赛,编号为1~8号,各队分别用一个按钮(分别为S1~S8)控制,并设置一个系统清零和抢答控制开关S,该开关由主持人控制。 (2)抢答器具有数据锁存功能,并将锁存数据用LED数码管显示出来,同时蜂鸣器发出间 歇式声响(持续时间为0.5秒),主持人清零后,声音提示停止。 (3)开关S作为清零及抢答控制开关(由主持人控制),当开关S被按下时抢答电路清 零,松开后则允许抢答。输入抢答信号由抢答按钮开关S1~S8实现。 (4)
  3. 所属分类:专业指导

    • 发布日期:2010-01-13
    • 文件大小:1048576
    • 提供者:norayuandong
  1. 多路智能竞赛抢答器课程设计完整版

  2. 多路智能竞赛抢答器课程设计完整版 本课程设计包含课程设计所需要的所有东西,有如下: 1.完整课程设计任务书以及目录、正文 2.本课程设计完整版还包含protues7.5版仿真文件。 3.包含完整的仿真录像 4.包含完整抢答器电路图 抢答器要求: 1)有8名选手编号为;1,2…8,各有一个抢答按钮,按钮的编号与选手的编号对应,也分别为1,2…8; 2)给主持人设置一个控制按钮,用来控制系统清零(编号显示数码管灭灯)和抢答的开始; 3)抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按
  3. 所属分类:嵌入式

    • 发布日期:2010-01-22
    • 文件大小:2097152
    • 提供者:zh1234560
  1. 基于VHDL语言的8路抢答器控制系统设计

  2. 基于VHDL语言的8路抢答器控制系统设计,初学!
  3. 所属分类:专业指导

    • 发布日期:2010-02-07
    • 文件大小:134144
    • 提供者:jht123456789
  1. 基于单片机的8路抢答器

  2. 本设计主要介绍了用单片机实现的抢答器的软件设计方法,系统介绍了该电路的硬件构成和软件工作过程,系统以AT89C51为核心,主要采用中断控制系统,结合单片机的知识,实现系统的功能要求。设计中很好的使软,硬件相结合,达到了课程设计的基本要求。
  3. 所属分类:硬件开发

    • 发布日期:2010-04-28
    • 文件大小:101376
    • 提供者:haiyan315
  1. 多路智力竞赛抢答器设计

  2. 一个智力竞赛抢答器,可同时供8 名选手或8 个代表队参加比赛,给节目主持人设置一个控制开关,用来控制系统的清零和抢答的开始。抢答器具有数据锁存和显示的功能,抢答器具有定时抢答的功能。
  3. 所属分类:专业指导

    • 发布日期:2010-05-11
    • 文件大小:496640
    • 提供者:zhangvsma
  1. 多路智力竞赛抢答器设计

  2. 基本功能 ① 设计一个智力竞赛抢答器,可同时供8名选手或8个代表队参加比赛,他们的编号分别是0、1、2、3、4、5、6、7,各用一个抢答按钮,按钮的编号与选手的编号相对应,分别是So、S1、S2、S3、S4、S5、S6、S7。 ② 给节目主持人设置一个控制开关,用来控制系统的清零(编号显示数码管灭灯)和抢答的开始。 ③ 抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并在LED数码管上显示出选手的编号,同时蜂鸣器给出音响提示。此外,要封锁输入电路,禁止其他选手抢
  3. 所属分类:专业指导

    • 发布日期:2010-06-11
    • 文件大小:2097152
    • 提供者:mayahs
  1. 8路抢答器控制毕业设计

  2. 8路抢答器控制毕业设计,这个东西大家可以参考下 摘 要 Abstract 引言 第一章 8路抢答器功能与系统原理结构框图 第二章 基于VHDL的设计 第三章 PCB(印刷电路板)生成制作 结束语 参考文献
  3. 所属分类:Java

    • 发布日期:2011-09-18
    • 文件大小:326656
    • 提供者:yfct20090828
  1. 数字电路课程设计-8路抢答器设计

  2. 设计的要求: 1、每组设置一个抢答按钮供抢答者使用,按钮的编号与选手的编号相对应。 2、给竞赛的主持人设置一个控制开关,用来控制系统的清零(编号显示数码管灭灯)和抢答的开始。 3、抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并在LED数码管上显示出选手的编号。此外,要封锁输入电路,禁止其他选手抢答。优先抢答选手的编号一直保持到主持人将系统清零为止。 4、抢答器具有定时抢答的功能,当主持人启动“开始”键后要求定时器立即进行减计时,并用显示器进行显示。 5、参赛
  3. 所属分类:专业指导

    • 发布日期:2012-07-02
    • 文件大小:745472
    • 提供者:jerry_guo521
  1. 8路抢答器的数字电路

  2.  1、可同时供8名选手或8个代表队参加比赛;  2、主持人控制系统的清零(编号显示数码管灭灯)和抢答的开始;  3、抢答器具有数据锁存和显示的功能;   4、抢答器具有定时抢答的功能,且一次抢答的时间可以由主持人设定; 5、具有报警功能。
  3. 所属分类:数据库

    • 发布日期:2013-06-17
    • 文件大小:474112
    • 提供者:u011050745
  1. 基于51单片机的8路抢答器设计报告

  2.    1. 抢答器可同时供8名选手或8个代表队比赛,分别用8个按键S1~S8进行抢答。    2. 具有清零和非法抢答控制功能,并由主持人操纵,避免选手在主持人按“开始”前提前抢答,违反规则 。    3. 当主持人启动“开始抢答键”后,定时器进行减计时,在20S内无人抢答表示所有参赛选手或参赛队对本题弃权,抢答时间耗尽后禁止抢答。    4. 倒计时5S时,如果仍无人抢答,则系统每1S报警一次,用以提示参赛选手。    5. 抢答器具有锁存与显示功能。即选手按下按键,锁存相应选手的参赛号码,
  3. 所属分类:专业指导

    • 发布日期:2013-11-20
    • 文件大小:435200
    • 提供者:h6514069
  1. 多路数字定时抢答器设计仿真与制作

  2. 为课程设计Proteus仿真文件。 初始条件:    本课程设计,要求用集成电路:74LSl48,74LS279,74LS48,74LSl92,NE555,74LS00,74LSl21和其它器件等,实现八路定时抢答功能。用蜂鸣器作声电器件,工作电源Vcc为+5V。 要求完成的主要任务: (包括课程设计工作量及其技术要求,以及说明书撰写等具体要求)   1、课程设计工作量:1周内完成对多路数字定时抢答器的设计、仿真、装配与调试。   2、技术要求:   ① 可同时供8名选手(或代表队)参赛,其编
  3. 所属分类:嵌入式

    • 发布日期:2014-03-05
    • 文件大小:155648
    • 提供者:yun_qing_
  1. 多路抢答器的设计

  2. 智力竞赛是一种生动活泼的教育方式,而抢答就是智力竞赛中非常常见的一种答题方式。抢答能引起参赛者和观众的极大兴趣,并且能在极短的时间内,使人们迅速增加一些科学知识和生活常识。但是,在这类比赛中,对于谁先谁后抢答,在何时抢答,如何计算答题时间等等问题,若是仅凭主持人的主观判断,就很容易出现误判。所以,我们就需要一种具备自动锁存、置位、清零等功能智能抢答器来解决这些问题。在本次毕业设计中,将主要设计一个供八人使用的定时抢答器。 他要实现以下主要功能:(1)为8位参赛选手各提供一个抢答按钮,分别编号K
  3. 所属分类:其它

    • 发布日期:2014-06-25
    • 文件大小:543744
    • 提供者:loquangg
  1. 本抢答器通过十分巧妙8路抢答器.rar

  2. 本抢答器通过十分巧妙8路抢答器.rar电子智能抢答计分器在抢答过程中,为了知道哪一组或哪一位选手先答题,必须要设计一个系统来完成这个任务。如果在抢答中,靠视觉是很难判断出哪组先答题。利用单片机系统来设计抢答器,使以上问题得以解决,即使两组的抢答时间相差几微秒,也可分辨出哪组优先答题。抢答组数可以在八组以内任意使用,本系统设计为模块形式采用九针插头进行连接,系统工作原理本系统采用AT89S51单片机作为核心。控制系统的五个模块分别为:单片机最小系统(六位并行数码显示、4*4矩阵式键盘)、显示模块
  3. 所属分类:硬件开发

    • 发布日期:2008-12-02
    • 文件大小:28672
    • 提供者:gaoh1988
  1. 数字三路抢答器课程设计

  2. 掌握抢答器的工作原理及其设计方法。 一、抢答器的功能要求 ·基本功能 ① 设计一个智力竞赛抢答器,可同时供8名选手或8个代表队参加比赛,他们的编号分别是0、1、2、3、4、5、6、7,各用一个抢答按钮,按钮的编号与选手的编号相对应,分别是So、S1、S2、S3、S4、S5、S6、S7。 ② 给节目主持人设置一个控制开关,用来控制系统的清零(编号显示数码管灭灯)和抢答的开始。 ③ 抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并在LED数码管上显示出选手的编号,
  3. 所属分类:专业指导

    • 发布日期:2008-12-24
    • 文件大小:2097152
    • 提供者:liuyiluhust
  1. 基于VHDL语言的8路抢答器控制系统设计

  2. EDA技术的应用引起了电子产品系统开发的革命性变革。利用先进的EDA工具,基于硬件描述语言,借助CPLD(复杂的可编程逻辑器件),可以进行系统级数字逻辑电路的设计。本文以8路抢答器为例,介绍了在Max+plus II开发软件下,利用VHDL语言设计数字逻辑电路的过程和方法。
  3. 所属分类:嵌入式

    • 发布日期:2008-12-27
    • 文件大小:28672
    • 提供者:wjh20064713
  1. multisim12实现八路抢答器.rar

  2. 1.设计一个多路抢答器,可同时供8名选手或8个代表队比赛,8个抢 答按钮分别用编号S0、S1、S2、S3、S4、S5、S6、S7来表示。 2.设置一个控制开关,由主持人控制系统的清零和抢答的开始 3.抢答器具有数据锁存与显示功能。抢答开始后,若有选手按动抢 答按钮,编号立即锁存,并在LED数码管上显示相应编号,同时扬 声器给出音响提示。此外,要封锁输入电路,禁止其他选手抢答。 优先抢答选手的编号一直保持到主持人将系统清零为止。 4.抢答器具有定时抢答功能,一次抢答的时间可以由主持人设定为4
  3. 所属分类:讲义

    • 发布日期:2020-08-05
    • 文件大小:1048576
    • 提供者:weixin_45769893
« 12 3 »