您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 使用Verilog HDL语言写的关于实现对ADC、MDC控制的程序

  2. 个人学习Verilog HDL以来写的第一个程序,所以其中可能有不完善的地方,供各位参考。大虾直接无视…… 使用的晶振频率为40Mhz,通过16分频得到250Khz的信号adcclk输出控制TLC0831,再经过10000分频得到40ms的信号控制MDC,最终完成1s一个MDC的切换,采样后的数据采用三个字节传送数据,第一个字节为0,作为标志位使用;第二个字节的8bit前四位为MDC编号,后四位为采样序号,MDC编号从0-9,采样序号从1-10;第三个字节为数据位,数据范围从1-255;使用r
  3. 所属分类:嵌入式

    • 发布日期:2010-05-19
    • 文件大小:10240
    • 提供者:mrfengguanghui
  1. ADC芯片TLC549的Verilog代码

  2. ADC芯片TLC549的Verilog代码
  3. 所属分类:其它

    • 发布日期:2012-07-14
    • 文件大小:8192
    • 提供者:chensheng91
  1. 模拟集成电路设计与仿真—何乐年(上)

  2. 内容简介本书以单级放大器、运算放大器及模数转换器为重点,介绍模拟集成电路的基本概念、工作原理和分析方法,特别是全面系统地介绍了模拟集成电路的仿真技术,是模拟集成电路分析、设计和仿真的入门读物。 全书共分10章和7个附录。第1章介绍模拟集成电路的发展与设计方法;第2、3章介绍单级放大器、电流镜和差分放大器等基本模拟电路的原理;第4章是电路噪声分析计算与仿真;第5章介绍运算放大器的工作原理及其分析和仿真方法;第6、7章以双端输入、单端输出运算放大器以及全差分运算放大器为例,介绍运算放大器的设计仿真方
  3. 所属分类:专业指导

    • 发布日期:2018-09-11
    • 文件大小:45088768
    • 提供者:loovedepp
  1. Verilog HDL 入门实例(含 ADC、FIFO、ADDER、MULTIPLIER等)

  2. Verilog HDL 入门实例(含 ADC、FIFO、ADDER、MULTIPLIER等) (many very useful Verilog examples : ADC, FIFO, ADDER, MULTIPLIER etc.)
  3. 所属分类:电信

    • 发布日期:2020-05-08
    • 文件大小:191488
    • 提供者:weixin_43870101
  1. 基于Nios平台的光信号采集片上系统设计

  2. 本文主要介绍对FBG传感器信号的快速获取方法,重点介绍基于FPGA的Altera 公司的Excalibur开发板,设计一个片上嵌入式测量系统,用它来获取光信号。与目前具有同样功能的其它测量系统相比,它具有灵活、稳定、易维护、高效率等优点。本测量系统的硬件开发包括,使用Altera Excalibur开发板配置生成一个嵌有Nios处理器的“片上”测量系统,以及使用CCD和高速ADC设计光电信号的转换和采集电路;软件开发包括,在Apex EP20K FPGA中时序信号的Verilog实现,使用C语言
  3. 所属分类:其它

    • 发布日期:2020-03-04
    • 文件大小:242688
    • 提供者:weixin_38725086
  1. 基于FPGA的数据采集及显示

  2. 在电力系统谐波分析中,模数转换(ADC)电路是影响系统检测性能的主要环节之一。基于NiosII的谐波分析系统具有逻辑控制能力强、信号处理实时性高、系统抗干扰能力强等特点。以Altera公司的DE2开发板为平台,实现了采样电路的硬件设计;在Quartus II 中用Verilog HDL语言完成了与FPGA的接口设计,并最终实现VGA显示。
  3. 所属分类:其它

    • 发布日期:2020-08-01
    • 文件大小:90112
    • 提供者:weixin_38746387
  1. 基于Verilog HDL的CMOS图像敏感器驱动电路

  2. 使用Verilog语言设计时序逻辑具有很高的效率。结合CMOS敏感器特性可以方便地开发出驱动时序电路。但必须对CMOS图像敏感器的信号分析准确,正确分离那些独立的信号和共用的信号,用时序逻辑设计驱动信号,用组合逻辑实现不同采集过程时间上的分离。布线延迟是必须考虑的,采用流水线技术可以预测延迟,保证信号的正确性。虽然文中并未给出像素ADC输出的存储电路,但实际上直接使用TriAdc信号作为SRAM的片选,ClaAdc的低电平作为写信号,SRAM的地址在ClkAdc的上升沿增加、下降沿写入。这样就可
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:181248
    • 提供者:weixin_38500572
  1. 基于FPGA的数据采集及显示

  2. 在电力系统谐波分析中,模数转换(ADC)电路是影响系统检测性能的主要环节之一。基于NiosII的谐波分析系统具有逻辑控制能力强、信号处理实时性高、系统抗干扰能力强等特点。以Altera公司的DE2开发板为平台,实现了采样电路的硬件设计;在Quartus II 中用Verilog HDL语言完成了与FPGA的接口设计,并最终实现VGA显示。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:378880
    • 提供者:weixin_38632046