您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. ADC08D1000

  2. ADC08D1000sdbfkjsbef bjkbhsdafjbsda wqreiuwqr iuwefbjkbsdf bsaj
  3. 所属分类:Veritas

    • 发布日期:2010-01-23
    • 文件大小:1048576
    • 提供者:musicrar
  1. 侦察接收机设计与实现

  2. 摘  要:为了解决电子侦察接收机中同时到达信号的接收问题,从传统的低通滤波器结构出发,给出了一种无盲区高效数字信道化接收模型。信道化之后进行瞬时幅度和相位差提取。通过系统仿真,验证了该信道化模型的正确性;通过搭建信道化接收机的硬件平台并对实际系统测试,验证了瞬时幅度及相位差测试的正确性。   本文介绍的无盲区高效信道化侦察接收机,高速ADC采用NS的模数转换器ADC08D1000,分辨率8 bit,采样速率1 GS/s;采用交叉采样其采样速率可达到2 GS/s;FPGA采用了ALTERA公司St
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:237568
    • 提供者:weixin_38700409
  1. 电源技术中的千兆高速采集系统的硬件电路设计

  2. 1 ADC08D1000的结构 ADC08D1000是NS(National Semiconductor,国家半导体)公司于2005年推出的双通道低功耗的高速8位A/D转换器,其最高单通道采样频率达1.3 GHz,全功率带宽(FPBW)为1.7 GHz,在500 MHz标准信号输入的情况下可以获得7.4位的有效采样位数。整个A/D转换器用单电源1.9 V供电,内带高质量参考源和高性能采样保持电路,每个通道均为差分输入,采样范围可选为650 mV或870 mV(峰-峰值)。在高速数/模转换系统
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:323584
    • 提供者:weixin_38557838
  1. 500MHz数据流高速存储的设计与实现

  2. 引言   在高速数据采集系统中,有两个关键的技术问题:一是信号的高速A/D变换,主要涉及到采用高速的A/D转换器对模拟信号进行变换,所选择的A/D、时钟质量以及PCB的设计等都对其有重要影响;另一个就是变换后的数据的高速缓存和提取,这个问题主要是解决如何在不同的应用场合选择合适的数据高速存储方案,来实现相对高的性价比。实际上,这两个问题是密切相关的。   随着近年来半导体集成电路技术的不断发展,NS、Atmel等公司都开发出了采样速度在1GS/S以上的ADC,如NS公司的ADC08D1000
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:89088
    • 提供者:weixin_38689551
  1.  IR-UWB数字相干接收机的硬件电路设计

  2. 在超宽带信号的接收中,相干接收比非相干接收拥有更高的分辨率,能充分发挥超宽带信号定位精度高等优点。相干接收机对UWB信号进行高速采样后再处理,采样的速度和精度是限制UWB相干接收机测距精度的主要因素。本文设计并实现了IR-UWB的数字相干接收机,接收机采用高速采样芯片ADC08D1000对脉冲超宽带(IR-UWB)信号进行双通道交织采样,然后使用FPGA对采样数据进行降速处理。测试结果证明,本文设计的接收机能准确捕获到脉宽为1 ns的UWB信号。
  3. 所属分类:其它

    • 发布日期:2021-01-30
    • 文件大小:1048576
    • 提供者:weixin_38522253