点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - ADF4113
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于ADF4113的锁相环电路的仿真设计
通过ADF4113的仿真能了解锁相环路的基本构成和环路原理,达到掌握知识的目的
所属分类:
嵌入式
发布日期:2009-06-20
文件大小:95232
提供者:
wayneyikang
ADF4110/ADF4111/ADF4112/ADF4113
英文版的,中文版还在找。貌似中文的ADF设计网上都是付费购买的。。。。
所属分类:
专业指导
发布日期:2010-05-19
文件大小:270336
提供者:
jjtscs
ADF4113应用文档
ADF4113应用文档,对ADF4113应用中的注意事项和问题有一定帮助。
所属分类:
电信
发布日期:2013-01-02
文件大小:270336
提供者:
wolf19860510
adf4113_driver-master.zip
基于STM32的ADF4113的锁相环频率合成器设计和控制代码。
所属分类:
C
发布日期:2019-06-10
文件大小:7168
提供者:
weixin_42370481
基于DDS驱动PLL结构的宽带频率合成器设计
文章设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标。
所属分类:
其它
发布日期:2020-08-01
文件大小:58368
提供者:
weixin_38646914
基于ADF4113的可控频率源设计
数字锁相式频率合成器的基本原理是:应用数字逻辑电路把VCO频率一次或多次分频至鉴相器频率上,再与参考频率在鉴相电路中比较,所产生的误差信号用来控制VCO频率,使之锁定在参考频率的稳定度上。
所属分类:
其它
发布日期:2020-08-11
文件大小:156672
提供者:
weixin_38703669
模拟技术中的基于ADF4113的本振扫频源的设计与实现
0 引 言 频率合成技术是现代通信电子系统实现高性能指标的关键技术之一,很多电子设备的功能实现都直接依赖于所用频率合成器的性能,因此人们常将频率合成器称为电子系统的“心脏”。 锁相式频率合成是通过锁相环控制本振电路产生相应振荡信号,其主要由脉冲分频器、鉴相鉴频器、环路滤波器、压控振荡器等部分组成,具有相位噪声低、稳定性和杂散抑制性好、调试简单等优点,是目前应用最广泛的一种频率合成方式。 论文重点阐述了本振扫频源系统硬件电路的实现,介绍了关键部分的具体电路,通过实验测试了实际电路
所属分类:
其它
发布日期:2020-10-21
文件大小:65536
提供者:
weixin_38528517
基于DDS+PLL高性能频率合成器的设计与实现
结合DDS+PLL技术,采用DDS芯片AD9851和集成锁相芯片ADF4113完成了GSM1 800 MHz系统中高性能频率合成器的设计与实现。详细介绍系统中核心芯片的性能、结构及使用方法,并运用ADS和ADISimPLL软件对设计方案进行仿真和优化,特别是滤波器的选择与设计。测试结果表明,该频率合成器具有高稳定度、高分辨率、低相位噪声的特点,达到了设计指标要求。
所属分类:
其它
发布日期:2020-10-26
文件大小:155648
提供者:
weixin_38733597
DSP中的ADI推出带高电压电荷泵的PLL频率合成器
美国模拟器件公司(ADI),推出业界首款带高电压电荷泵的PLL频率合成器。ADF4113HV整数分频频率合成器是专门为那些需要宽频率调谐范围和高调谐电压(15 V)的压控振荡器(VCO)的应用而设计的。ADF4113HV非常适合于诸如个人移动无线电设备(PMR)和通信测试设备之类的产品设计。 ADF4113HV与ADI公司的其它整数分频 PLL频率合成器的引脚完全兼容,并且弥补了ADF4113在那些需要宽频率调谐范围但是又不能使用有源环路滤波器或不能忍受有源环路滤波器所增加的成本和元件数量的
所属分类:
其它
发布日期:2020-11-02
文件大小:63488
提供者:
weixin_38502639
电子测量中的基于DDS驱动PLL结构的宽带频率合成器设计
摘 要:结合数字式频率合成器(DDs)和集成锁相环(PLL)各自的优点,研制并设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标。该频率合成器的输出频率范围为594~999 MHz,频率步进为5 Hz,相位噪声为-91 dBc/。 DDS的参考信号由晶振产生,其频率为fref。DDS输出的信号频率为fDDS,频率值由频率控制字(FTW)控制。锁相环(PL
所属分类:
其它
发布日期:2020-11-10
文件大小:267264
提供者:
weixin_38501206
单片机与DSP中的基于DDS+PLL高性能频率合成器的设计与实现
摘要:结合DDS+PLL技术,采用DDS芯片AD9851和集成锁相芯片ADF4113完成了GSM 1 800 MHz系统中高性能频率合成器的设计与实现。详细介绍系统中核心芯片的性能、结构及使用方法,并运用ADS和ADISimPLL软件对设计方案进行仿真和优化,特别是滤波器的选择与设计。测试结果表明,该频率合成器具有高稳定度、高分辨率、低相位噪声的特点,达到了设计指标要求。 频率合成器是决定电子系统性能的关键设备,随着通信、数字电视、卫星定位、航空航天、雷达和电子对抗等技术的发展,对频率合成
所属分类:
其它
发布日期:2020-11-07
文件大小:216064
提供者:
weixin_38692202
电源技术中的ADI发布首款带高电压电荷泵的PLL频率合成器
美国模拟器件公司发布业界首款带高电压电荷泵的PLL频率合成器。ADF4113HV整数分频频率合成器是专门为那些需要宽频率调谐范围和高调谐电压(15 V)的压控振荡器(VCO)的应用而设计的。ADF4113HV非常适合于诸如个人移动无线电设备(PMR)和通信测试设备之类的产品设计。由于增加了新的电荷泵,可以直接通过无源环路滤波器控制高电压VCO,从而无需有源环路滤波器,所以减少了材料清单(BOM)成本以及降低了噪声和电流消耗。 ADF4113HV与ADI公司的其它整数分频 PLL频率合成器的
所属分类:
其它
发布日期:2020-11-29
文件大小:53248
提供者:
weixin_38694800
工业电子中的基于ADF4113的可控频率源设计
频率合成技术数字锁相式频率合成器的基本原理是:应用数字逻辑电路把VCO频率一次或多次分频至鉴相器频率上,再与参考频率在鉴相电路中比较,所产生的误差信号用来控制VCO频率,使之锁定在参考频率的稳定度上。上述原理如图1所示。图1 数字锁相式频率合成器工作原理图其中N分频器是由单片机编程控制的,因此这种合成器又体现了程序设计和锁相技术的结合。从总体结构看,它由单片机、锁相环和可编程分频器三部分组成。ADF4113简介ADF4113是一种直接数字式频率合成器,它的最高工作频率为3.0GHz,工作电压为2
所属分类:
其它
发布日期:2020-12-10
文件大小:70656
提供者:
weixin_38558655
可用于频率合成的高性能锁相芯片ADF4113
锁相环phase locked loop是一种建立在相位负反馈基础之上的闭环控制系统,对相位噪声和杂散具有很好的抑制作用,因此在电视、仪器、通信等许多领域得到了广泛的应用。ADI公司生产的ADF4113的最大RF输入频率可达4GHz,内置可编程预分频器,具有电荷泵电流编程功能,可应用于无线射频通信系统基站和手机、WLAN以及通信检测设备、CATV设备中,是一款性价比很高的电荷泵锁相芯片。图11 主要性能及工作原理 ADF4113可用于无线射频通信系统基站、手机、WLAN、通信检测设备及CA
所属分类:
其它
发布日期:2020-12-13
文件大小:84992
提供者:
weixin_38556822
工业电子中的基于ADF4113的可控频率源设计(图)
频率合成技术 数字锁相式频率合成器的基本原理是:应用数字逻辑电路把VCO频率一次或多次分频至鉴相器频率上,再与参考频率在鉴相电路中比较,所产生的误差信号用来控制VCO频率,使之锁定在参考频率的稳定度上。上述原理如图1所示。 图1 数字锁相式频率合成器工作原理图 其中N分频器是由单片机编程控制的,因此这种合成器又体现了程序设计和锁相技术的结合。从总体结构看,它由单片机、锁相环和可编程分频器三部分组成。 ADF4113简介 ADF4113是一种直接数字式频率合成器,它的最高工作频率为3
所属分类:
其它
发布日期:2020-12-13
文件大小:73728
提供者:
weixin_38701683
基于DDS驱动PLL结构的宽带频率合成器设计
摘 要:结合数字式频率合成器(DDs)和集成锁相环(PLL)各自的优点,研制并设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标。该频率合成器的输出频率范围为594~999 MHz,频率步进为5 Hz,相位噪声为-91 dBc/。 DDS的参考信号由晶振产生,其频率为fref。DDS输出的信号频率为fDDS,频率值由频率控制字(FTW)控制。锁相环(PL
所属分类:
其它
发布日期:2021-01-20
文件大小:375808
提供者:
weixin_38556737
基于ADF4113的本振扫频源的设计与实现
0 引 言 频率合成技术是现代通信电子系统实现高性能指标的关键技术之一,很多电子设备的功能实现都直接依赖于所用频率合成器的性能,因此人们常将频率合成器称为电子系统的“心脏”。 锁相式频率合成是通过锁相环控制本振电路产生相应振荡信号,其主要由脉冲分频器、鉴相鉴频器、环路滤波器、压控振荡器等部分组成,具有相位噪声低、稳定性和杂散抑制性好、调试简单等优点,是目前应用广泛的一种频率合成方式。 论文重点阐述了本振扫频源系统硬件电路的实现,介绍了关键部分的具体电路,通过实验测试了实际电路的
所属分类:
其它
发布日期:2021-01-20
文件大小:67584
提供者:
weixin_38696090
基于DDS+PLL高性能频率合成器的设计与实现
摘要:结合DDS+PLL技术,采用DDS芯片AD9851和集成锁相芯片ADF4113完成了GSM 1 800 MHz系统中高性能频率合成器的设计与实现。详细介绍系统中芯片的性能、结构及使用方法,并运用ADS和ADISimPLL软件对设计方案进行仿真和优化,特别是滤波器的选择与设计。测试结果表明,该频率合成器具有高稳定度、高分辨率、低相位噪声的特点,达到了设计指标要求。 频率合成器是决定电子系统性能的关键设备,随着通信、数字电视、卫星定位、航空航天、雷达和电子对抗等技术的发展,对频率合成器提
所属分类:
其它
发布日期:2021-01-19
文件大小:276480
提供者:
weixin_38742951