您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. altera 的FPGA 虚拟JTAG的官方详细资料

  2. altera 的FPGA 虚拟JTAG的官方详细资料,命令格式,时序写的都很详细,还有部分源码。
  3. 所属分类:硬件开发

    • 发布日期:2009-06-04
    • 文件大小:1048576
    • 提供者:xxqqxxqq221152
  1. 基于Altera的fpga(EP2C8)Nios2核的按键中断实例

  2. 本程序实现的硬件芯片为Altera的EP2C8的,核心板上集成了SDRAM,2个LED和3个按键。程序通过一个测试按键进行中断实验,控制LED闪亮方式改变。程序具有一定参考意义,不过运行需根据个人开发板不同重新分配引脚。
  3. 所属分类:C

    • 发布日期:2009-08-17
    • 文件大小:11534336
    • 提供者:nowsun913
  1. Altera与Xilinx两家FPGA同在一个JTAG链中的配置方法

  2. 因为Altera与Xilinx两家FPGA绝大部分FPGA都符合JTAG标准,所以可以在同一个JTAG链中进行配置。(这里需确认具体的器件型号序列支持JTAG标准)这里仅仅说明在QuartusII中对Altera的FPGA进行配置步骤。(本地下载与远程下载两种方式)配置Xilinx的FPGA必须在JTAG Programmer环境下进行。
  3. 所属分类:硬件开发

    • 发布日期:2010-01-19
    • 文件大小:389120
    • 提供者:kmisslove
  1. DSP 的FPGA实现

  2. 这是用ALTERA的FPGA来进行数字信号处理。。讲的还是不错的
  3. 所属分类:硬件开发

    • 发布日期:2010-08-20
    • 文件大小:297984
    • 提供者:lvpeng7446281
  1. Altera的FPGA门数计算方法

  2. Altera的FPGA门数计算方法 Altera的FPGA门数计算方法 Altera的FPGA门数计算方法 Altera的FPGA门数计算方法 Altera的FPGA门数计算方法 Altera的FPGA门数计算方法
  3. 所属分类:硬件开发

    • 发布日期:2010-09-21
    • 文件大小:107520
    • 提供者:superuser007
  1. ALTERA的CPLD与FPGA器件介绍

  2. ALTERA的CPLD与FPGA器件介绍 ALTERA的CPLD与FPGA器件介绍 ALTERA的CPLD与FPGA器件介绍 ALTERA的CPLD与FPGA器件介绍 ALTERA的CPLD与FPGA器件介绍
  3. 所属分类:硬件开发

    • 发布日期:2010-09-21
    • 文件大小:2097152
    • 提供者:superuser007
  1. 使用Altera的FPGA内核建立PCI/PXI接口

  2. 使用Altera的FPGA内核建立PCI/PXI接口 使用Altera的FPGA内核建立PCI/PXI接口
  3. 所属分类:硬件开发

    • 发布日期:2010-10-28
    • 文件大小:3145728
    • 提供者:aifei0826
  1. 基于Altera的FPGA的8051核设计

  2. 基于Altera的FPGA的8051核设计
  3. 所属分类:硬件开发

    • 发布日期:2011-01-06
    • 文件大小:421888
    • 提供者:kuhgknbj
  1. LPM_FIFO ALTERA的FPGA

  2. LPM_FIFO,ALTERA的FPGA开发用户文档,FIFO定制pdf!
  3. 所属分类:硬件开发

    • 发布日期:2011-10-24
    • 文件大小:620544
    • 提供者:yucaoxilin
  1. 使用altera 1c12 fpga芯片来读写 nand flash M25P64的代码

  2. 使用 altera的 fpga芯片 型号为 cylone 系列的 1c12 NAND Flash芯片为 M25P64, 具有擦除、读写、配置flash的功能的代码。
  3. 所属分类:硬件开发

    • 发布日期:2012-06-14
    • 文件大小:3145728
    • 提供者:neokes_chang
  1. TI推荐的ALTERA的FPGA电源器件选型手册

  2. TI推荐的ALTERA的FPGA电源器件选型手册
  3. 所属分类:硬件开发

    • 发布日期:2008-09-15
    • 文件大小:704512
    • 提供者:wmjimmy
  1. Altera的FPGA数据采集板

  2. FPGA数据采集板,是一个基于altera的FPGA,可通过数据的采集编码,这是一个PCB
  3. 所属分类:硬件开发

    • 发布日期:2008-11-21
    • 文件大小:2097152
    • 提供者:yong27
  1. Altera官方FPGA电机控制的中文文档.pdf

  2. Altera官方FPGA电机控制的中文文档
  3. 所属分类:硬件开发

    • 发布日期:2017-07-20
    • 文件大小:975872
    • 提供者:qq_36436318
  1. ALTERA的FPGA管脚自动配置的几种方法

  2. 在ALTERA的fpga中除了用piN-planner配置管脚外,可以通过导入文件的方式自动配置管脚,或者输出该工程的配置文件。文档总结了几种常用的方法。
  3. 所属分类:其它

    • 发布日期:2017-12-12
    • 文件大小:154624
    • 提供者:yumaoqiuxiwang
  1. TI推荐的ALTERA的FPGA电源器件选型手册

  2. TI推荐的ALTERA的FPGA电源器件选型手册,对初学者的FPGA布局布线有很大帮助
  3. 所属分类:硬件开发

    • 发布日期:2008-12-16
    • 文件大小:737280
    • 提供者:gengwenbo
  1. Altera的FPGA芯片 EP4CE6E22C8N 已大量到货!(附资料)-基于FPGA的RBF神经网络的硬件实现

  2. Altera的FPGA芯片 EP4CE6E22C8N 已大量到货!(附资料)-基于FPGA的RBF神经网络的硬件实现
  3. 所属分类:其它

    • 发布日期:2019-09-03
    • 文件大小:445440
    • 提供者:weixin_38743481
  1. Altera在FPGA浮点DSP性能方面实现了变革

  2. 导读:Altera公司日前宣布在Arria 10 FPGA集成硬核浮点DSP模块。   Altera公司软件、IP及DSP市场总监Alex Grbic说:“在我们的器件中实现IEEE 754兼容浮点DSP模块的确在FPGA上实现了变革。采用硬核浮点功能,Altera FPGA和SoC的性能和功耗效率比在更多的应用上优于微处理器和GPU.”   硬核浮点DSP模块集成在正在发售的Altera 20 nm Arria 10 FPGA和SoC中,也集成在14 nm Stratix 10 FPGA和
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:120832
    • 提供者:weixin_38605188
  1. DVB-C解交织器的FPGA实现

  2. 本文分析了卷积交织和解交织的基本原理,然后采用Altera 的FPGA器件,用RAM分区循环移位法来实现解交织器。无论从理论上,还是从计算机仿真和综合结果上来分析,都可以看出用这种方法来实现DVB-C解交织器能有效地节省硬件资源。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:101376
    • 提供者:weixin_38678255
  1. 嵌入式系统/ARM技术中的DSP HPI口与PC104总线接口的FPGA设计

  2. 摘 要  通过对TI公司TMS320C5000系列DSP HPI总线和PC104总线时序的分析,以VHDL语言为工具,使用Altera的FPGA芯片EP1K50,设计完成PCI04总线和DSP HPI总线之间的通信接口,并在一款以TMS320VC5409DSP为数据采集处理器、研华嵌入式工控主板PCM-5825为系统主板组成的嵌入式数据采集系统申得到了运用;给出与整个接口设计相关的VHDL源代码和在PCM-5825上验证接口设计的X86汇编语言程序。关键词 DSP HPI PC104总线 FPG
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:81920
    • 提供者:weixin_38691194
  1. Altera在FPGA浮点DSP性能方面实现了变革

  2. 导读:Altera公司日前宣布在Arria 10 FPGA集成硬核浮点DSP模块。   Altera公司软件、IP及DSP市场总监Alex Grbic说:“在我们的器件中实现IEEE 754兼容浮点DSP模块的确在FPGA上实现了变革。采用硬核浮点功能,Altera FPGA和SoC的性能和功耗效率比在更多的应用上优于微处理器和GPU.”   硬核浮点DSP模块集成在正在发售的Altera 20 nm Arria 10 FPGA和SoC中,也集成在14 nm Stratix 10 FPGA和
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:131072
    • 提供者:weixin_38595356
« 12 3 4 5 6 7 8 9 10 ... 50 »