点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - ASIC后端
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
veriloghdl教程
随着电子设计技术的飞速发展,专用集成电路(ASIC)和用户现场可 编程门阵列(FPGA)的复杂度越来越高。数字通信、工业自动化控制等领 域所用的数字电路及系统其复杂程度也越来越高,特别是需要设计具有实 时处理能力的信号处理专用集成电路,并把整个电子系统综合到一个芯片 上。设计并验证这样复杂的电路及系统已不再是简单的个人劳动,而需要 综合许多专家的经验和知识才能够完成。由于电路制造工艺技术进步非常 迅速,电路设计能力赶不上技术的进步。在数字逻辑设计领域,迫切需要 一种共同的工业标准来统一对数字逻
所属分类:
其它
发布日期:2009-05-30
文件大小:1048576
提供者:
zhmjava
ASIC TOP-DOWN设计教程
以实例的方式讲述了ASIC设计的基本流程,前端的RTL设计与仿真、逻辑综合、以及后端基于标准单元库的版图设计技术
所属分类:
嵌入式
发布日期:2009-06-24
文件大小:1048576
提供者:
zhengyudennis
深亚微米下ASIC 后端设计及实例
深亚微米下ASIC 后端设计及实例 是东南大学射光所的一边论文 介绍了后端的设计 里面又对一些参数的详细计算 希望对你有用
所属分类:
专业指导
发布日期:2010-01-12
文件大小:373760
提供者:
mxic2008
A Short Introduction to ASIC Design Flow in AMIS Library
介绍了ASIC设计的后端 希望对你有用 Contents(部分) 1 Overview 2 1.1 Setting Up Environment . . . . . . . . . . . . . . . . . . . . . . . 2 2 Algorithm Modelling 2 3 RTL Coding 2 3.1 Style and Tricks . . . . . . . . . . . . . . . . . . . . . . . . . . . 2 3.2 DesignWa
所属分类:
Java
发布日期:2010-01-12
文件大小:161792
提供者:
mxic2008
Verilog HDL设计方法概述
随着电子设计技术的飞速发展,专用集成电路(ASIC)和用户现场可编程门阵列(FPGA)的复杂度越来越高。数字通信、工业自动化控制等领域所用的数字电路及系统其复杂程度也越来越高,特别是需要设计具有实时处理能力的信号处理专用集成电路,并把整个电子系统综合到一个芯片上。设计并验证这样复杂的电路及系统已不再是简单的个人劳动,而需要综合许多专家的经验和知识才能够完成。由于电路制造工艺技术进步非常迅速,电路设计能力赶不上技术的进步。在数字逻辑设计领域,迫切需要一种共同的工业标准来统一对数字逻辑电路及系统的
所属分类:
其它
发布日期:2010-05-28
文件大小:200704
提供者:
boytodance
ASIC Backend Flow using Synopsys Astro
Using Synopsys Astro place and route tool for ASIC physical design flow is presented in this paper.
所属分类:
其它
发布日期:2010-06-09
文件大小:224256
提供者:
qiongmeng915
TCl /tk 教程
Tck/tk 是一种scr ipt脚本语言,用来计算机辅助ASIC开发,是ASIC后端开发必备的一种脚本语言。
所属分类:
硬件开发
发布日期:2011-12-13
文件大小:849920
提供者:
jeffchenbiao
ASIC设计整个流程
ASIC设计整个流程简介,从数字前端到数字后端
所属分类:
硬件开发
发布日期:2013-04-09
文件大小:4194304
提供者:
realqinhome
数字IC物理设计的基本书
高速数字设计,高级ASIC芯片综合技术,gate to GDSII,ASIC Design FlowTutorial,Physical Design Essential,static Timing Analysis for Nanometer Designs
所属分类:
专业指导
发布日期:2013-09-15
文件大小:18874368
提供者:
longjilb
ASIC设计大师之经典总结
ASIC设计牛人经验总结,内容包括Typical ASIC design flow、 信号同步的窍门、数字后端流程以及各种时序分析方法
所属分类:
硬件开发
发布日期:2013-11-29
文件大小:4194304
提供者:
terrac
FPGA牛人经验
Typical ASIC design flow 时钟抖动 (Clock Jitter) 信号同步的窍门 数字后端流程 setup time 与 hold time fanout 与skew. high fanout multicycle_path DC概论七之gated clock束 DC优化约束 Synopsys Synthesis Constraints Template 功耗和门控时钟的的基本概念 对FALSE PATH 的理解 TimeQuest 时钟分析 静态时序分析 寄生参数提取
所属分类:
硬件开发
发布日期:2015-09-24
文件大小:4194304
提供者:
chenliuguo
ASIC后端时序优化锦囊工具
ASIC后端时序优化锦囊工具
所属分类:
硬件开发
发布日期:2016-12-02
文件大小:230400
提供者:
lzx1985217
ASIC Design Flow Tutorial
本文档描述了整个ASIC芯片从需求分析,行为模块设计,行为模块验证,后端时序收敛,时序验证等等。讲述了整个ASIC芯片的设计过程。很有指导意义
所属分类:
硬件开发
发布日期:2018-01-09
文件大小:4194304
提供者:
wkxuan2741
后端设计各种文件说明
ASIC后端设计各种文件说明(CIF,LEF,DEF,SDF,SPEF,ALF,PDEF,TLF等)
所属分类:
硬件开发
发布日期:2019-01-03
文件大小:23552
提供者:
cy413026
ASIC芯片设计生产流程.ppt
ASIC项目的主要步骤包括: 预研阶段; 顶层设计阶段; 模块级设计阶段; 模块实现阶段; 子系统仿真阶段; 系统仿真,综合和版图设计前门级仿真阶段; 后端版面设计阶段; 测试向量准备阶段; 后端仿真阶段; 生产签字; 硅片测试阶段。
所属分类:
其它
发布日期:2019-09-15
文件大小:2097152
提供者:
weixin_38743737
ASIC后端设计中的时钟树综合
行业产品市场行情,产品价格趋势分析,全国各类展会动态,尽在ICBuy电子网行业资讯频道。他是您把握市场行情不可多得的得力助手!
所属分类:
其它
发布日期:2020-10-22
文件大小:421888
提供者:
weixin_38656142
嵌入式系统/ARM技术中的基于最佳的结构化ASIC设计方法
由于与深亚微米标准单元ASIC相关的非重复性工程费用(NRE)越来越大,设计周期又很长,因此利用结构化ASIC进行定制IC设计的吸引力正变得越来越大。结构化ASIC能以极具竞争力的单位成本提供优秀的硅片性能,并且NRE费用极低。结构化ASIC的多样性意味着它即可以用作系统主芯片,也可以用作高性价比的小型辅助芯片。 许多物理设计问题在结构化ASIC的片设计中已经得到解决,因此后端版图设计的时间可以大大缩短,从而导致更快的验证确认和原型提供。不过ASIC片具有预定义的结构,因此设计师必须合理
所属分类:
其它
发布日期:2020-12-06
文件大小:103424
提供者:
weixin_38624437
EDA/PLD中的探究最佳的结构化ASIC设计方法
由于与深亚微米标准单元ASIC相关的非重复性工程费用(NRE)越来越大,设计周期又很长,因此利用结构化ASIC进行定制IC设计的吸引力正变得越来越大。结构化ASIC能以极具竞争力的单位成本提供优秀的硅片性能,并且NRE费用极低。结 构化ASIC的多样性意味着它即可以用作系统主芯片,也可以用作高性价比的小型辅助芯片。 许多物理设计问题在结构化ASIC的片设计中已经得到解决,因此后端版图设计的时间可以大大缩短,从而导致更快的验证确认和原型提供。不过ASIC片具有预定义的结构,
所属分类:
其它
发布日期:2020-12-06
文件大小:103424
提供者:
weixin_38690079
通信与网络中的Wavesat发表大众市场客户端专用WiMAX Mini-PCI设计
Wavesat日前发表第二代WiMAX Mini-PCI设计,最适合低成本大众市场的室内与室外客户端设备。这是Wavesat继2006年推出无线宽带产业首款WiMAX Mini-PCI设计后,又一项领先业界的产品。 Wavesat的NP7256 mini-PCI设计提供许多先进WiMAX功能,例如可大幅增强室内调制解调器效能的UL子通道化 (subchannelization) 能力。 新一代WiMAX Mini-PCI设计是以Wavesat最新的Evolutive NP7256
所属分类:
其它
发布日期:2020-12-05
文件大小:43008
提供者:
weixin_38744270
探究的结构化ASIC设计方法
由于与深亚微米标准单元ASIC相关的非重复性工程费用(NRE)越来越大,设计周期又很长,因此利用结构化ASIC进行定制IC设计的吸引力正变得越来越大。结构化ASIC能以极具竞争力的单位成本提供的硅片性能,并且NRE费用极低。结 构化ASIC的多样性意味着它即可以用作系统主芯片,也可以用作高性价比的小型辅助芯片。 许多物理设计问题在结构化ASIC的片设计中已经得到解决,因此后端版图设计的时间可以大大缩短,从而导致更快的验证确认和原型提供。不过ASIC片具有预定义的结构,因此
所属分类:
其它
发布日期:2021-01-19
文件大小:105472
提供者:
weixin_38508821
«
1
2
3
»