您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 超大规模集成电路--系统和电路的设计原理.pdf

  2. 序言 1.集成电路的发展与意义 2.超大规模集成电路的优点 3.集成电路工艺分类 4.集成电路的规模 5.ASIC技术的发展 MOS器件和电路 1.MOS晶体管 2.nMOS晶体管的伏安特性 3.CMOS基本电路 集成电路的制造 1.概述 2.集成电路的基本工艺 3.nMOS集成电路加工过程 4.CMOS加工过程 5.成品率 6.集成电路经济分析 MOS电路基本特性和性能分析 4.1电阻估算 2.MOS器件的电容 3.延迟时间 4.反相器延时 5.多晶硅长线的影响 6.导电层的选用 7.大电容
  3. 所属分类:制造

    • 发布日期:2010-04-21
    • 文件大小:6291456
    • 提供者:yangshuyin520
  1. 彩灯控制器设计随着电子技术的发展,当前数字系统的设计正朝着速度快,容量大,体积小,重量轻的方向发展。推动该潮流迅猛发展的引擎就是日趋进步和完善的ASIC设计技术。目前数字系统的设计可以直接面向用户需求,根据系统的行为和功能要求,自上至下地逐

  2. 随着电子技术的发展,当前数字系统的设计正朝着速度快,容量大,体积小,重量轻的方向发展。推动该潮流迅猛发展的引擎就是日趋进步和完善的ASIC设计技术。目前数字系统的设计可以直接面向用户需求,根据系统的行为和功能要求,自上至下地逐层完成相应的描述,综合,优化,仿真与验证,直到生成器件。上述设计过程除了系统行为和功能描述以外,其余所有的设计过程几乎都可以用计算机来自动完成,也就是说做到了电子设计自动化(EDA)。这样做可以大大地缩短系统的设计周期,以适应当今品种多,批量小的电子市场的需求,提高产品的
  3. 所属分类:嵌入式

    • 发布日期:2010-05-28
    • 文件大小:381952
    • 提供者:hyl847308532
  1. ASIC Design Flow Tutorial

  2. 本文档描述了整个ASIC芯片从需求分析,行为模块设计,行为模块验证,后端时序收敛,时序验证等等。讲述了整个ASIC芯片的设计过程。很有指导意义
  3. 所属分类:硬件开发

    • 发布日期:2018-01-09
    • 文件大小:4194304
    • 提供者:wkxuan2741
  1. ASIC设计转FPGA时的注意事项

  2. FPGA原型验证和其他验证方法是不同的,任何一种其他验证方法都是ASIC验证中的一个环节,而FPGA验证却是一个过程。本文主要介绍了用ASIC设计FPGA时所需要注意的事项。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:59392
    • 提供者:weixin_38679178
  1. 基于VHDL的密码控制系统设计方案

  2. 随着电子技术和ASIC技术的发展.数字系统设计向速度快、容量大、体积小、重量轻的趋势发展。目前数字系统设计可直接面向用户需求,根据系统的行为和功能要求,自上而下地逐层完成设计过程:描述、综合、优化、仿真与验证,以及器件生成。该设计过程除系统行为和功能描述外,其他设计几乎都由计算机自动完成,从而实现电子设计自动化(EDA)。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:498688
    • 提供者:weixin_38710323
  1. 基于VHDL密码控制系统的设计和仿真

  2. 1 前言   随着电子技术和ASIC技术的发展.数字系统设计向速度快、容量大、体积小、重量轻的趋势发展。目前数字系统设计可直接面向用户需求,根据系统的行为和功能要求,自上而下地逐层完成设计过程:描述、综合、优化、仿真与验证,以及器件生成。该设计过程除系统行为和功能描述外,其他设计几乎都由计算机自动完成,从而实现电子设计自动化。这样大大地缩短了系统的设计周期,适应当今品种多、批量小的电子市场需求,提高了产品的竞争能力。由于电子设计自动化是采用硬件描述语言描述硬件电路,所以研究硬件语言及仿真、综合等
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:645120
    • 提供者:weixin_38706197
  1. 基于VHDL的密码控制系统设计方案

  2. 1引言随着电子技术和ASIC技术的发展.数字系统设计向速度快、容量大、体积小、重量轻的趋势发展。目前数字系统设计可直接面向用户需求,根据系统的行为和功能要求,自上而下地逐层完成设计过程:描述、综合、优化、仿真与验证,以及器件生成。该设计过程除系统行为和功能描述外,其他设计几乎都由计算机自动完成,从而实现电子设计自动化(EDA)。这样大大地缩短了系统的设计周期,适应当今品种多、批量小的电子市场要求,提高了产品的竞争能力。由于电子设计自动化是采用硬件描述语言描述硬件电路,所以研究硬件语言及仿真、综合
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:499712
    • 提供者:weixin_38519082
  1. ASIC设计中验证工具选择

  2. 伴随着工艺技术水平的提高,当前ASIC设计规模和设计复杂度也不断的提高。合理的选择验证工具在ASIC设计过程中起了关键作用。下面就结合实际的项目开发,对比验证工具的特点,帮助大家更好的认识验证工具。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:243712
    • 提供者:weixin_38545961
  1. 基于ASIC设计的手工综合研究

  2. 详细介绍手工综合RTL级代码的理论依据和实用方法,重点介绍时序逻辑综合的实现方法,将时序逻辑综合的实现方法归纳出各种描述的一般特征,将用户多种多样的描述归整为五种形式,避免了综合过程中的盲目性,使得整个综合过程有据可依,从而提高综合的效率和准确性,并对手工综合进行深入的研究。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:463872
    • 提供者:weixin_38547882
  1. EDA/PLD中的采用VHDL设计的全数字锁相环电路设计

  2. 摘要:叙述了全数字锁相环的工作原理,提出了应用VHDL 技术设计全数字锁相环的方法,并用复杂可编程逻辑器件CPLD 予以实现,给出了系统主要模块的设计过程和仿真结果。   0  引言   全数字锁相环(DPLL) 由于避免了模拟锁相环存在的温度漂移和易受电压变化影响等缺点。从而具备可靠性高、工作稳定、调节方便等优点。在调制解调、频率合成、FM立体声解码、图像处理等各个方面得到广泛的应用。随着电子设计自动化(EDA) 技术的发展,采用大规模可编程逻辑器件(如CPLD 或FPGA) 和VHDL
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:297984
    • 提供者:weixin_38601390
  1. 加速ASIC/SoC原型设计的软件技术

  2. ASIC和SoC器件成本的逐步上升迫使半导体供应商必须进一步开拓各个器件的市场以寻求满意的投资回报。日益增长的软件使用为此提供了有效的机制,因为增加的软件内容等同于更多的功能和软件变化提供了特定市场产品的差异化。这种趋势致使上百万行软件代码在ASIC或SoC中出现也就不足为奇了。多内核的使用增长致使在这些器件中使用的软件数量大幅飚升,也提高了它们的复杂性。那么,软件含量增多的趋向对整个设计过程意味着什么呢?   软件复杂度的提高意味着如果想要实现产品的上市时间目标就必须更早地着手软件开发。由于
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:110592
    • 提供者:weixin_38514523
  1. 如何成为IC设计高手

  2. 如何成为IC设计高手?如何提高自己的设计能力?自己的感受是,IC设计不同于一般的板级电子设计,由于流片的投资更大,复杂度更高,系统性更强,所以学习起来也有些更有意思的地方。这里就斗胆跳过基本电子知识的方面,单就一些特别的地方来表达一下个体的感受。   首先,作为初学者,需要了解的是IC设计的基本流程。应该做到以下几点:基本清楚系统、前端、后端设计和验证的过程,IC设计同半导体物理、通信或多媒体系统设计之间的关系,了解数字电路、混合信号的基本设计过程,弄清楚ASIC,COT这些基本的行业模式。窃以
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:78848
    • 提供者:weixin_38684335
  1. 嵌入式系统/ARM技术中的Mentor ---ASIC /SOC 设计工具介绍

  2. ASIC是极其重要的小型化技术,它有着低成本、高可靠性、高保密性等特点。随着微电子技术的发展,ASIC的规模越来越大,加工工艺已进入深亚微米,深亚微米技术的发展,集成电路(ASIC)的规模越来越大,集成千万门的舷低常⊿OC)已经成为现实。由于SOC难以置信的复杂性,SOC的设计要求多种技术领域多方面的专业技术知识。从RTL级的设计描述到IP的内嵌,从功能验证到DFT,从模拟和混合信号(AMS)仿真到深亚微的物理实现。无论是逻辑设计还是物理实现,SOC设计均要求新的设计方法和设计手段,贯彻于整个
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:121856
    • 提供者:weixin_38514523
  1. 成功设计结构化ASIC的五个关键因素

  2. 作者:Alain Bismuth Altera公司副总裁 现在的 ASICs ASIC 设计 变得 越来越复杂,开发风险也越来越大,半导体业界已经迅速转向标准单元 ASIC 的有效替代方案。在过去的几年中,硅芯片供应商开始提供一类新的 ASIC ——“结构化 ASIC ”,与传统标准单元 ASIC 相比,此方案有效的减小了设计风险,实现了高性能、低功耗以及合理的价格。 structured ASIC 结构化 ASIC 与标准单元 ASIC 的区别在于, structured
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:87040
    • 提供者:weixin_38512659
  1. ASIC及集成系统设计方法

  2. *系统设计过程和设计思想 *ASIC设计及CAD技术   系统设计过程*设计前期:将用户要求转换为用于设计的技术规范。*设计过程:软/硬件划分、电路设计与软件开发、系统仿真、可靠性分析、制造和生产、系统测试。*设计后期:为系统软件和硬件的测试生产测试程序和测试矢量。   系统设计方法 *层次设计方法:系统级、寄存器传输级、门级、电路级和器件级。 *Bottom-up Design Method *Top-down Design Method—高级综合方法   ASIC设计 *按电路规模分:SSI
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:67584
    • 提供者:weixin_38575456
  1. EDA/PLD中的ASIC设计中验证工具选择实例

  2. 前言       伴随着工艺技术水平的提高,当前ASIC设计规模和设计复杂度也不断的提高。合理的选择验证工具在ASIC设计过程中起了关键作用。下面就结合实际的项目开发,对比验证工具的特点,帮助大家更好的认识验证工具。   SystemC 介绍   SystemC是一个开发硬件的面向对象的新型建模方法,建立在C++基础上,是为了方便系统级设计和IP交换。System C是一个开放的标准,由13家EDA和电子行业的公司共同控制。   包括        ARM Ltd.;Cadenc
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:256000
    • 提供者:weixin_38670949
  1. 嵌入式系统/ARM技术中的SoC的技术支持及嵌入式系统设计

  2. 摘要 与ASIC设计的其他技术一样,SoC的出现是以许多技术支撑为条件的。这些技术包括深亚微米工艺技术、IP核的优化及重用技术、EDA技术、软/硬件协同设计技术。文中讨论了SoC支撑技术和SoC阶段嵌入式系统设计的作用。   关键词 嵌入式系统 高级语言 基本性能  编程特点 引言   SoC(System on Chip)可以译为"系统集成芯片",意指它是一个产品,是一个有专用目标的集成电路,其中包含完整系统并有嵌入软件的全部内容;SoC也可以译为"系统芯片集成",意指它是一种技术,用
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:201728
    • 提供者:weixin_38502814
  1. EDA/PLD中的原型验证过程中的ASIC到FPGA的代码转换

  2. 在对asic设计进行fpga原型验证时,由于物理结构不同,asic的代码必须进行一定的转换后才能作为fpga的输入。现代集成电路设计中,芯片的规模和复杂度正呈指数增加。尤其在asic设计流程中,验证和调试所花的时间约占总工期的70%。为了缩短验证周期,在传统的仿真验证的基础上,涌现了许多新的验证手段,如断言验证、覆盖率驱动的验证,以及广泛应用的基于现场可编程器件(fpga)的原型验证技术。   采用fpga原型技术验证asic设计,首先需要把asic设计转化为fpga设计。但asic是基于标准
  3. 所属分类:其它

    • 发布日期:2020-12-04
    • 文件大小:151552
    • 提供者:weixin_38522029
  1. 原型验证过程中的ASIC到FPGA的代码转换(图)

  2. 在对ASIC设计进行FPGA原型验证时,由于物理结构不同,ASIC的代码必须进行一定的转换后才能作为FPGA的输入 现代集成电路设计中,芯片的规模和复杂度正呈指数增加。尤其在ASIC设计流程中,验证和调试所花的时间约占总工期的70%。为了缩短验证周期,在传统的仿真验证的基础上,涌现了许多新的验证手段,如断言验证、覆盖率驱动的验证,以及广泛应用的基于现场可编程器件(FPGA)的原型验证技术。 采用FPGA原型技术验证ASIC设计,首先需要把ASIC设计转化为FPGA设计。但ASIC是基于标准单
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:117760
    • 提供者:weixin_38722348
  1. 基于FPGA的软件验证推动ASIC与SoC原型设计技术的发展

  2. ASIC与SoC器件的成本不断上升,迫使半导体厂商不断扩大每种器件的市场应用范围,以提高投资回报率。软件使用的趋势还在不断加强,这作为一种有效的机制,扩大了单个器件的市场使用范围,因为软件内容能带来更多特性,而不同软件则能满足特定市场专用产品的特色化需求。正由于上述趋势的发展使然,ASIC或SoC的软件代码都达到上百万行之多。此外,多内核的使用越来越多,这也推动了上述器件中所用软件的发展,进一步提高了其复杂性。那么,扩大软件使用这一趋势对总设计过程有何影响呢? 软件的复杂性越来越高,这要求软
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:82944
    • 提供者:weixin_38517728
« 12 3 4 5 6 »