您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. pads9.0电子设计软件

  2. PADS 9.0版产品的出现标志着下一代PADS流程技术的诞生。与以往的旧产品相比, PADS 9.0修复和改善了之前版本软件的不足和缺点,集成了许多全新的功能,拥有了更高的可扩展性和集成度,从而使设计者能够结合Mentor Graphics众多独特的创新技术,实现设计、分析、制造和多平台的协作。而且, 与PADS 9.0的可扩展定制流程策略相对应,Mentor Graphics提供了一系列预置的PADS套件,使之能够满足各种产品设计不同的技术要求,然而代价却十分低廉。LS和ES产品包就是因应
  3. 所属分类:嵌入式

    • 发布日期:2009-12-15
    • 文件大小:29696
    • 提供者:cadeda2009
  1. Allegro中的约束规则设置V1.2.pdf

  2. 一: Physical ( Line/vias ) rule 物理特性(线宽和过孔)约束设置: . . . . . . . . . . . . . 4 1 ) “ Set values ” 设置约束特征值 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5 2 ) “ At
  3. 所属分类:其它

    • 发布日期:2010-01-13
    • 文件大小:752640
    • 提供者:wjq5588
  1. Allegro小技巧集锦

  2. 1. Allegro颜色设定,保存,调入和显示..........................................................................................3 2. 如何加入不同的via.........................................................................................................................
  3. 所属分类:其它

    • 发布日期:2010-06-01
    • 文件大小:940032
    • 提供者:grfyzq
  1. Allegro中的约束规则设置V1.2

  2. 介绍差分线等长设置,一组net等长,xnet等长设置
  3. 所属分类:其它

    • 发布日期:2011-02-28
    • 文件大小:752640
    • 提供者:luke2006_xu
  1. Allegro中的约束规则设置

  2. 目录 一:Physical(Line/vias)rule 物理特性(线宽和过孔)约束设置:............. 4 1)“Set values”设置约束特征值....................................................................5 2)“Attach property”绑定约束..................................................................... 6 3)
  3. 所属分类:医疗

    • 发布日期:2013-04-01
    • 文件大小:752640
    • 提供者:billzhou06
  1. ALLEGRO 高级约束规则 _ .pdf

  2. ALLEGRO约束规则_ .pdf 在进行高速布线时,一般都需要进行线长匹配,这时我们就需要设置好 constraint 规则,并将这些规则分配到各类 net group 上。下面以 ddr 为例,具体说明这些约束设置的具体步骤。 1. 布线要求 DDR 时钟: 线宽 10mil,内部间距 5mil,外部间距 30mil,要求差分布线,必需精确匹配差分对走线误差,允许在+20mil 以 内 DDR 地址、片选及其他控制线:线宽 5mil,内部间距 15mil,外部间距 20mil,应走成菊花链
  3. 所属分类:硬件开发

    • 发布日期:2013-04-23
    • 文件大小:1048576
    • 提供者:yuanqing17
  1. Allegro_PCB_SI 一步一步学会前仿真

  2. 1 Cadence Allegro PCB SI简介 4 1.1 高速PCB设计流程 4 2 Allegro PCB SI的前仿真 4 2.1 准备仿真模型和其他需求 4 2.1.1 获取所使用元器件的仿真模型 4 2.1.2 获取所使用连接器的仿真模型 4 2.1.3 获取所使用元器件和连接器的器件手册和用户指南等相关资料 4 2.1.4 获取所需的规范文档 4 2.1.5 了解相关电路和接口工作原理 4 2.1.6 提取与信号完整性相关的要求 4 2.1.7 预先创建拓扑样本 4 2.1.
  3. 所属分类:硬件开发

    • 发布日期:2013-06-25
    • 文件大小:6291456
    • 提供者:u010234449
  1. Allegro小技巧集锦

  2. 1. Allegro颜色设定,保存,调入和显示..........................................................................................3 2. 如何加入不同的via.........................................................................................................................
  3. 所属分类:专业指导

    • 发布日期:2013-09-27
    • 文件大小:940032
    • 提供者:h121894924
  1. Allegro差分线的规则设置

  2. Allegro差分线的规则设置Allegro差分线的规则设置Allegro差分线的规则设置Allegro差分线的规则设置Allegro差分线的规则设置
  3. 所属分类:其它

    • 发布日期:2009-03-25
    • 文件大小:184320
    • 提供者:leishen1980
  1. DDR2Layout指导手册

  2. DDR2Layout指导手册 DDR布线通常是一款硬件产品设计中的一个重要的环节,也正是因为其重要性,网络上也有大把的人在探讨DDR布线规则,有很多同行故弄玄虚,把DDR布线说得很难,我在这里要反其道而行之,讲一讲DDR布线最简规则与过程。 如果不是特别说明,每个步骤中的方法同时适用于DDR1,DDR2和DDR3。PCB设计软件以Cadence Allgro 16.3为例。 第一步,确定拓补结构(仅在多片DDR芯片时有用) 首先要确定DDR的拓补结构,一句话,DDR1/2采用星形结构,DDR3
  3. 所属分类:硬件开发

    • 发布日期:2018-04-20
    • 文件大小:2097152
    • 提供者:fanpeng314
  1. Allegro使用技巧总结.rar

  2. 1. Allegro颜色设定,保存,调入和显示...................... 2. 如何加入不同的via...................................................... 3. 如何让Allegro显示实心焊盘...................................... 4. 如何让Allegro与Concept-HDL实现反向标注............ 5. 如何使用FIX.......................
  3. 所属分类:其它

    • 发布日期:2019-07-09
    • 文件大小:923648
    • 提供者:weixin_39840387
  1. SDRAM的布线规则 基于Allegro嵌入式高速电路布线设计

  2. 随着嵌入式微处理器主频的不断提高,信号的传输处理速度越来越快,当系统时钟频率达到100MHZ以上,传统的电路设计方法和软件已无法满足高速电路设计的要求。在高速电路设计中,走线的等长、关键信号的阻抗控制、差分走线的设置等越来越重要。笔者所在的武汉华中科技大学与武汉中科院岩土力学所智能仪器室合作.以ARM9微处理器EP9315为的嵌入式系统完成工程检测仪的开发。其中在该嵌入式系统硬件电路设计中的SDRAM和IDE等长走线、关键信号的阻抗控制和差分走线是本文的重点,同时以cirrus logic公司的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:184320
    • 提供者:weixin_38674050