您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. AngeliaLite:具有OpenHPSDR v2兼容协议的两个ADC HF50MHz直接采样SDR收发器-源码

  2. AngeliaLite 概述 具有OpenHPSDR v2兼容协议的两个ADC HF / 50MHz直接采样SDR收发器。 前一段时间,我为其他项目设计了一个SDR模块。 该模块具有两个RX输入(具有DVGA和14位AD9255 ADC)和一个TX输出(具有14位AD9744 DAC)。 还有Cyclone 4 FPGA EP4CE22E22,配置存储器以及用于时钟和上电的所有必要组件。 低噪声ABLJO-155.52MHz VCXO的ADC时钟频率为77.76MHz,DAC时钟频率为155.
  3. 所属分类:其它

    • 发布日期:2021-02-25
    • 文件大小:6291456
    • 提供者:weixin_42110469