您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Turbo码理论及其应用的研究

  2. 本文研究了T u r b o码的理论及其应用。首先介绍了信息论及信道编码的相关 知识; 其次对T u r b o 码的编码、 译码和交织器作了 较为课入的研究, 最后通过计算 机模拟给出了T u r b 。 码的性能分析与比较。 本文得到的主要成果如下: 1 、给出了一种从信号与线性系统的角度, 利用I 7 传输函数描述的T u r b 。 码的分量 码编码问题。 2 、详细分析和介绍了T u r b o 码的两种基本译码算法:MA P译码算法和S O Y A译 码算法。并通过对两种译码算法在
  3. 所属分类:其它

    • 发布日期:2009-05-03
    • 文件大小:2097152
    • 提供者:kinglisa2009
  1. 1602的16进制ASCII码

  2. 1602液晶模块内部的字符发生存储器(CGROM)已经存储了160个不同的点阵字符图形,这些字符有:阿拉伯数字、英文字母的大小写、常用的符号、和日文假名等,每一个字符都有一个固定的代码,比如大写的英文字母“A”的代码是01000001B(41H),显示时模块把地址41H中的点阵字符图形显示出来,我们就能看到字母“A”。   因为1602识别的是ASCII码,试验可以用ASCII码直接赋值,在单片机编程中还可以用字符型常量或变量赋值,如'A’。   以下是1602的16进制ASCII码表:   
  3. 所属分类:硬件开发

    • 发布日期:2009-07-24
    • 文件大小:232448
    • 提供者:zmjwsh19
  1. 五笔86版、98版和笔画编码表

  2. 五笔和笔画编码表,涵盖了UNICODE国际通用字符集规定的全部汉字。SunWb_MB.xls工作薄中包含7个表,内容分别是GB三重简码表、GBK集、CJK扩展A集、CJK扩展B集、CJK兼容与扩充集、特殊符号、海峰五笔词组。每个单字表都有Unicode值、五笔86编码、86容错码、五笔98编码、98容错码、笔顺编号、笔顺容错码等字段,详细描述了该字的编码属性。
  3. 所属分类:专业指导

    • 发布日期:2009-09-25
    • 文件大小:6291456
    • 提供者:casten
  1. Visual C++ 编程资源大全(英文源码 图形)

  2. 1,01.zipDisplaying a 256 color bitmap在程序中显示256色的位图(6KB)2,02.zipCreating a bitmap object from a BMP file从位图文件中创建位图对象(6KB)3,03.zipAn auto-sizing bitmap picture control一个自适应大小的位图控件(16KB)4,04.zipWriting a bitmap to a BMP file将一个位图写到BMP文件中(11KB)5,05.zipB
  3. 所属分类:C++

    • 发布日期:2007-10-23
    • 文件大小:3145728
    • 提供者:zhangxucool
  1. G.729a/b语音编码解码ANSI C源码

  2. G.729的全名Code Excited Linear Prediction Model (CELP) and Conjugate-Structure Algebraic CELP (CS-ACELP). 共轭结构-代数码激励线性预测编码. G.729家族一共包括三个版本G.729, G.729A,G.729B,G.729AB: G.729 是G.729的第一个版本, G.729A 相对于G.729简化了算法. G.729B 给G.729增加了静音压缩的算法. G.729Ab 给G.729A增
  3. 所属分类:其它

    • 发布日期:2009-12-03
    • 文件大小:299008
    • 提供者:aimie
  1. 哈夫曼编码压缩文本从一个文本文件中读入文本,统计一共出现了多少个字符以及每个字符出现的次数,用前缀码对不同字符进行表示,并对文本进行压缩,最后计算出压缩率。

  2. 文本: a b c a c a d b a c d a b a a c b a b a 传统表示方法:a: 00, b: 01, c: 10, d: 11 传统表示未压缩时: 0001100010001101001011001000001001001000 统计次数:a:9, b:5, c:4, d:2 前缀码表示:a: 0, b: 10, c:110, d:111 压缩后: 0101100110011110011011101000110100100
  3. 所属分类:C

    • 发布日期:2009-12-17
    • 文件大小:2048
    • 提供者:fhxy_xzw
  1. 基于FPGA的IRIG-B码编码器的设计

  2. 文章介绍了使用一片EPM7812复杂可编程逻辑阵列芯片(CPLD),来实现对IRIG-B码的解码、周期信号输出、实时时间显示以及串行异步通信。在一个芯片的基础上,可以实现以往 一个机箱的主要功能。与传统的方法相比,具有性能好、体积小、成本低,维修更换方便的优点。
  3. 所属分类:嵌入式

    • 发布日期:2010-05-12
    • 文件大小:33792
    • 提供者:zhuminchange
  1. 基于FPGA的IRIG-B的编码及解码

  2. B码的格式介绍,基于FPGA的编码及解码方法
  3. 所属分类:电信

    • 发布日期:2011-04-30
    • 文件大小:262144
    • 提供者:douyaoxia
  1. C语言Gray码转换代码

  2. 【问题描述】 格雷码(Gray Code)是一种在位置传感器中常用的编码,其特点是每两个相邻的数的格雷码只有一个二进制位是不同的。例如,0-7的格雷码编码如下: 0 000 1 001 2 011 3 010 4 110 5 111 6 101 7 100 普通二进制编码到格雷码的转换方式如下: Gn-1 = Bn-1 Gi = Bi+1 ^ Bi (0<=i<n-1,n为编码的长度) 格雷码到普通二进制编码的转换方式如下: Bn-1 = Gn-1 Bn-2 = Gn-2 ^ Bn
  3. 所属分类:C/C++

    • 发布日期:2012-04-05
    • 文件大小:866
    • 提供者:shuaiwang126
  1. 基于FPGA的IRIG-B编解码

  2. 基于FPGA 的IRIG2B 时间系统,该系统采用FPGA 作为控制器, GPS 引擎M12 T 作为标准时钟源,利用M12T 输出的100 pps 信号触发IRIG2B 编码模块,完成DC 码编码。在DC 码的基础上,通过正弦查找表实现了IRIG2B交流码的数字调制,同时设计调制输出电路。采用V HDL 语言进行全数字设计,所有功能都由硬逻辑实现,保证了B 码信号边沿的准确;带预进位功能的计时链,保证了B 码绝对时间精准
  3. 所属分类:硬件开发

    • 发布日期:2013-07-18
    • 文件大小:1048576
    • 提供者:pangjiyao
  1. 《 Verilog HDL 程序设计教程》135例,源码

  2. 《 Verilog HDL 程序设计教程》135例; 。【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行
  3. 所属分类:硬件开发

    • 发布日期:2015-05-27
    • 文件大小:130048
    • 提供者:feng1o
  1. 基于FPGA的HDB3码的编码器

  2. 摘 要 HDB3码是基带传输码型之一,因为它具有无直流分量、低频分量少、连0数不超过3个这些特点,所以有利于信号的恢复和检验,所以HDB3码被广泛应用到井下电缆遥传系统以及高速长距离书记通信中等。FPGA具有成本低、可靠性高、开发周期短、可重复编程等特点。利用EDA技术,可对其实现硬件设计软件化,加速了数字系统设计的效率,降低了设计成本。本文先对HDB3码,FPGA器件和EDA技术的发展背景进行简述。接着阐述EDA技术中常用的VHDL语言的发展与优点,并以VHDL为核心,简要说明硬件电路的设计
  3. 所属分类:软件测试

    • 发布日期:2015-06-11
    • 文件大小:1048576
    • 提供者:qq_27991263
  1. B码编码的verilog代码

  2. B码编码的代码,直接可以给激励在modelsin进行仿真看结果!
  3. 所属分类:硬件开发

    • 发布日期:2018-04-03
    • 文件大小:8192
    • 提供者:u011322399
  1. FPGA实现IRIG-B(DC)码编码和解码的设计

  2. 为达到IRIG-B码与时间信号输入、输出的精确同步,采用现代化靶场的IRIG-B码编码和解码的原理,从工程的角度出发,提出了使用现场可编程门阵列(FPGA)来实现IRIG-B码编码和解码的设计方案和体系结构,设计中会涉及到几个不同的时钟频率,FPGA对时钟的同步性具有灵活性、效率高、且功耗低。抗干扰性好的特点。结果表明,FPGA能够确保为从设备提供同源的时钟基准,使时钟与信号的延迟控制在200ns以内,从而得到了IRIG-B码与时间精确同步的效果。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:194560
    • 提供者:weixin_38692184
  1. 基于FPGA的IRIG-B编码器的设计

  2. 利用FPGA和M12T授时型GPS内核构成的IRIG-B编码模块采用M12T的100 pps信号触发IRIG-B编码器,使得编码输出的每个码元上升沿均与GPS模块严格一致,每个码元间隔严格相等,而且每个码元的上升沿均可作为同步参考点。利用FPGA的并发处理能力,使得系统实时性好。本文介绍的基于查找表的B码编码方法和通过查找表的数字调制方法具有占用资源小,设计简单,调制输出高次谐波小,信号边沿稳定等特点。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:254976
    • 提供者:weixin_38545332
  1. 基于CPLD的IRIG-B码对时方式在继电保护装置中的应

  2. 基于GPS的对时方式有3种:1)脉冲对时方式;2)串行口对时方式;3)IRIG-B时间编码对时方式。脉冲对时和串行口对时各有优缺点,前者精度高但是无法直接提供时间信息,而后者对时精度比较低。IRIG-B码对时方式兼顾了两者的优点,是一种精度很高并且又含有绝对的精确时间信息的对时方式,采用IRIC-B码对时,就不再需要现场总线的通信报文对时,也不再需要GPS输出大量脉冲节点信号。国家电网公司发布的技术规范中明确要求新投运的需要授时的变电站自动化系统间隔层设备,原则上应采用IRIG-B码(DC)方式
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:183296
    • 提供者:weixin_38537968
  1. 基于FPGA的IRIG-B编码器实现

  2. 我国靶场测量、工业控制、电力系统测量与保护、计算、通信、气象等测试设备均采用国际标准IRIG-B格式的时间码(简称B码)作为时间同步标准。B码是一种串行的时间格式.分为直流码(DC码)和交流码(AC码)两种,其格式和码元定时在文献中有详细描述。本文介绍一种基于FPGA并执行IRIG-B标准的AC/DC编码技术,与基于MCU或者DSP和数字逻辑电路实现的编码方法相比,该技术可以大大降低系统的设计难度,降低成本,提高B码的精确性和系统灵活性。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:394240
    • 提供者:weixin_38569219
  1. EDA/PLD中的基于FPGA的IRIG-B编码器的设计

  2. 我国靶场测量、工业控制、电力系统测量与保护、计算、通信、气象等测试设备均采用国际标准IRIG-B格式的时间码(简称B码)作为时间同步标准。B码是一种串行的时间格式,分为直流码(DC码)和交流码(AC码)两种,其格式和码元定时在文献[1]中有详细描述。本文介绍一种基于FPGA并执行IRIG-B标准的AC/DC编码技术,与基于MCU或者DSP和数字逻辑电路实现的编码方法相比,该技术可以大大降低系统的设计难度,降低成本,提高B码的精确性和系统灵活性。   在此,组合GPS引擎和FPGA,得到B码的编
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:303104
    • 提供者:weixin_38688969
  1. Python 十六进制整数与ASCii编码字符串相互转换方法

  2. 在使用Pyserial与STM32进行通讯时,遇到了需要将十六进制整数以Ascii码编码的字符串进行发送并且将接收到的Ascii码编码的字符串转换成十六进制整型的问题。查阅网上的资料后,均没有符合要求的,遂结合各家之长,用了以下方法。 环境 Python2.7 + Binascii模块 十六进制整数转ASCii编码字符串 # -*- coding: utf-8 -*- import binascii #16进制整数转ASCii编码字符串 a = 0x665554 b = hex(a) #转换成
  3. 所属分类:其它

    • 发布日期:2020-12-25
    • 文件大小:41984
    • 提供者:weixin_38659527
  1. 基于FPGA的IRIG-B编码器的设计

  2. 我国靶场测量、工业控制、电力系统测量与保护、计算、通信、气象等测试设备均采用国际标准IRIG-B格式的时间码(简称B码)作为时间同步标准。B码是一种串行的时间格式,分为直流码(DC码)和交流码(AC码)两种,其格式和码元定时在文献[1]中有详细描述。本文介绍一种基于FPGA并执行IRIG-B标准的AC/DC编码技术,与基于MCU或者DSP和数字逻辑电路实现的编码方法相比,该技术可以大大降低系统的设计难度,降低成本,提高B码的性和系统灵活性。   在此,组合GPS引擎和FPGA,得到B码的编码输
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:400384
    • 提供者:weixin_38689922
« 12 3 4 5 6 7 8 9 10 ... 37 »