点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - B码解码
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
x86平台h.264 main profile全规格高性能解码库
1)解码支持的协议特性:h.264 main profile完整规格,严格参照2005年3月正式发布的协议文档(T-REC-H.264-200503-P!!MSW-E.doc)实现。Main profile的特性参见协议附录A对profile以及level的描述。 2)解码库采用的测试工具集:ALLEGRO,HHI,JVT提供的baseline(FMO/ASO特性除外), main profile专业测试码流,以及超过20家IPTV厂家的商用码流。其中专业测试码流是业界用来确保解码芯片规格完备
所属分类:
C++
发布日期:2009-08-25
文件大小:123379
提供者:
kwen_zhang
ps/2接口码与ASCII码的对应
101 102 和104 键的键盘: KEY 通码 断码 KEY 通码 断码 KEY 通码 断码 A 1C F0 1C 9 46 F0 46 [ 54 F0 54 B 32 F0 32 ` 0E F0 0E INSERT E0 70 E0 F0 70 C 21 F0 21 - 4E F0 4E HOME E0 6C E0 F0 6C D 23 F0 23 = 55 F0 55 PG UP E0 7D E0 F0 7D E 24 F0 24 \ 5D F0 5D DELETE E0 71 E0
所属分类:
C
发布日期:2010-04-10
文件大小:175104
提供者:
zmc728
基于FPGA的IRIG-B码编码器的设计
文章介绍了使用一片EPM7812复杂可编程逻辑阵列芯片(CPLD),来实现对IRIG-B码的解码、周期信号输出、实时时间显示以及串行异步通信。在一个芯片的基础上,可以实现以往 一个机箱的主要功能。与传统的方法相比,具有性能好、体积小、成本低,维修更换方便的优点。
所属分类:
嵌入式
发布日期:2010-05-12
文件大小:33792
提供者:
zhuminchange
基于FPGA的IRIG_B码解码器设计
针对FPGA的结构与性能特点,深入分析了以往使用单片机或复杂的可编程逻辑器件(complicated programmable logic device, CPLD)实现IRIG-B 码(DC码)解码的优缺点;提出了一种基于现场可编程门阵列(field programmable gate array, FPGA)来实现对B码(DC码)的解码及周期信号输出的新方法;该方法基于一片FPGA芯片,与以往的各种方法相比,具有灵活性、开放性、简单实用、体积小、功耗低的优点,同时提高了同步精度,具有较强的
所属分类:
硬件开发
发布日期:2010-10-20
文件大小:137216
提供者:
racean
基于FPGA的IRIG-B的编码及解码
B码的格式介绍,基于FPGA的编码及解码方法
所属分类:
电信
发布日期:2011-04-30
文件大小:262144
提供者:
douyaoxia
j2se项目源码及介绍_last指令
Last指令的实现 一、 背景描述 在Unix系统中,有一个last指令可以查看用户登录服务器的历史记录,last指令的工作原理就是读取unix下的一个系统文件,解析然后输出的效果。 在今后的电信用户数据采集系统项目中,就是通过读取该系统文件来确定用户使用电信实验室服务器的时间长度并收费的。 该系统文件的目录与文件名是/usr/adm/wtmpx,在Unix的系统提供一组的核函数来操作该函数,相对处理比较容易。 在这个项目中,我们只要了解了wtmpx的结构,然后通过Java的IO与NIO技术,
所属分类:
Java
发布日期:2012-05-29
文件大小:115712
提供者:
cheer1101840138
基于FPGA的IRIG-B编解码
基于FPGA 的IRIG2B 时间系统,该系统采用FPGA 作为控制器, GPS 引擎M12 T 作为标准时钟源,利用M12T 输出的100 pps 信号触发IRIG2B 编码模块,完成DC 码编码。在DC 码的基础上,通过正弦查找表实现了IRIG2B交流码的数字调制,同时设计调制输出电路。采用V HDL 语言进行全数字设计,所有功能都由硬逻辑实现,保证了B 码信号边沿的准确;带预进位功能的计时链,保证了B 码绝对时间精准
所属分类:
硬件开发
发布日期:2013-07-18
文件大小:1048576
提供者:
pangjiyao
AIS编解码软件
AIS数据编解码软件v1.1 一款AIS暗码数据的6bit字符编解码软件程序 1. 6bitASCII码与6bit二进制暗码相互转换: ASCII码 暗码 例如(输入669vCAiRMpD4Il5R 原语句!AIVDM,1,1,,B,669oQ@AROTlLIl5R,0*8\CR\LF) 6bit二进制值 暗码 例如(011000100111) 2. 校验AIS暗码语句的*后面的校验码: 需校验的ASCII字符串 例如(AIVDM,1,1,,B,669oQ@AROTlLIl5RjIe0,0)注
所属分类:
硬件开发
发布日期:2013-12-03
文件大小:7168
提供者:
u011508124
B码授时终端解码端设计VHDL语言编写可在实验箱验证
B码授时终端解码端设计VHDL语言编写可在实验箱验证,可通过实验箱的键盘设定解码时间,数码管可切换显示输入及译码时间,初级难度,本人编写如有不足之处,请多谅解
所属分类:
其它
发布日期:2017-12-28
文件大小:2048
提供者:
weixin_41049225
B码解码的verilog代
B码解码的verilog代码,1M时钟
所属分类:
硬件开发
发布日期:2018-04-03
文件大小:12288
提供者:
u011322399
B码解码testbench
B码解码testbench,已经模拟B码的生成,生成的数字已注释出来。
所属分类:
硬件开发
发布日期:2018-04-03
文件大小:49152
提供者:
u011322399
FPGA实现IRIG-B(DC)码编码和解码的设计
为达到IRIG-B码与时间信号输入、输出的精确同步,采用现代化靶场的IRIG-B码编码和解码的原理,从工程的角度出发,提出了使用现场可编程门阵列(FPGA)来实现IRIG-B码编码和解码的设计方案和体系结构,设计中会涉及到几个不同的时钟频率,FPGA对时钟的同步性具有灵活性、效率高、且功耗低。抗干扰性好的特点。结果表明,FPGA能够确保为从设备提供同源的时钟基准,使时钟与信号的延迟控制在200ns以内,从而得到了IRIG-B码与时间精确同步的效果。
所属分类:
其它
发布日期:2020-10-23
文件大小:194560
提供者:
weixin_38692184
基于FPGA的IRTG-B码编解码器的设计与实现
基于FPGA的IRIG-B码编解码器有利于硬件电路的简化并缩短开发周期,同时其工作稳定,可靠性高,可提供精确时间信息,在工程实践中得到日益广泛的应用。本系统采用模块化设计,其系统的各个模块之间有较好的关联性,又有一定的独立性,便于后期对系统功能的扩展。当以串行方式进行数据传输,用一个I/O端口即可完成数据的接收和发送,因而既节省系统资源,又可解决并行传输通道之间的相互干扰问题。
所属分类:
其它
发布日期:2020-10-23
文件大小:287744
提供者:
weixin_38735987
IRIG-B码对时方式在继电保护装置中的应用
随着变电站自动化技术的发展,对变电站内时间的精确和统一提出了更高的要求。本文提出了一种采用IRIG-B时间码来时时的方案。在这种对时方案中,每个变电站只安装一个GPS接收装置,利用RS422/485总线传输IRIG-B码,保护装置对IRIG-B码解码器后,来设置自己的时间。本文还详细介绍了IRIG-B码的概念和原理以及用CPLD实现IRIG-B码解码器的设计思想和实现方法。IRIG-B码时时方式简化了回路设计,并且能够可靠地提供精确的时间信息,必将在电力系统中得到广泛的应用。
所属分类:
其它
发布日期:2020-10-21
文件大小:190464
提供者:
weixin_38556668
IRIG-B码对时方式在继电保护装置中的应用[图]
随着变电站自动化技术的发展,对变电站内时间的精确和统一提出了更高的要求。本文提出了一种采用IRIG-B时间码来时时的方案。在这种对时方案中,每个变电站只安装一个GPS接收装置,利用RS422/485总线传输IRIG-B码,保护装置对IRIG-B码解码器后,来设置自己的时间。本文还详细介绍了IRIG-B码的概念和原理以及用CPLD实现IRIG-B码解码器的设计思想和实现方法。IRIG-B码时时方式简化了回路设计,并且能够可靠地提供精确的时间信息,必将在电力系统中得到广泛的应用。
所属分类:
其它
发布日期:2020-10-21
文件大小:148480
提供者:
weixin_38616120
hill-cipher-源码
邮件加密-解密软件 安装 安装Python编辑器(例如Pycharm,Visual Studio Code,Thonny) 将项目克隆到: git clone https://github.com/anh-nguyen-98/hill-cipher.git 使用现有的编辑器打开项目 用法 一种。 加密 点击应用顶部工具栏上的“加密”按钮,该按钮将重定向到“加密”页面的第一部分 选择您的字母类型(要加密的内容),密码类型,然后填写密码。 请注意,对于算法条件,您的密码长度必须是一个完美的平方
所属分类:
其它
发布日期:2021-03-07
文件大小:8388608
提供者:
weixin_42134038
MBUX-Port:针对较旧梅赛德斯汽车的自定义信息娱乐用户界面(2000-2007年),受到2021 S类MBUX用户界面的宽松启发-源码
MBUX端口 项目 我的一个业余项目,使MBUX在我的W203 Mercedes上工作,使用XTRONS制作的Android平板电脑运行UI,并将Arduino链接到CAN C + B作为解码器和编码器盒,将帧编码为Serial并发送通过USB串口将其连接到android平板电脑。 它甚至可以使汽车运行 本系列介绍了整个安装过程,并记录了一些阶段,您可以自己添加或更改功能! 什么有效? 目前,我已经能够处理和解码汽车总线上的每个罐头框架,从而允许将任何可能的有效框架读写到汽车ECU网络。 U
所属分类:
其它
发布日期:2021-02-01
文件大小:29360128
提供者:
weixin_42128315
测控系统中B码同步技术的FPGA实现
为了对测控系统进行精密测量和控制,须为其各子系统提供一个统一的精确的时间标准。IRIG-B码是国际靶场试验通用的同步时间码。提出了一种基于FPGA实现IRIG-B码的同步解码方案,并在某测控系统的应用中成功实现时间同步,精度达到μs级,可满足现阶段国内多数测控系统对时间精度的要求。
所属分类:
其它
发布日期:2021-01-31
文件大小:988160
提供者:
weixin_38557670
基于FPGA的IRIG-B(DC)时码解码设计
IRIG-B(DC)码为普遍应用于航天测控领域的一种标准时间码,测控系统内的设备单元需要从IRIG-B(DC)码中解调出时间信息,传统的IRIG-B(DC)解码单元大多采用单片机来实现,结构复杂,易受干扰,文中提出了一种基于FPGA技术的IRIG-B(DC)解码设计方案及详细的设计方法,用MAX+plus II仿真软件对该解码设计进行仿真,并应用工程实例验证该设计的正确性。仿真及工程应用结果表明该设计能准确地从IRIG-B(DC)码中提取时间信息,该设计具有器件少、结构简单、设计灵活、解码精度高
所属分类:
其它
发布日期:2021-01-29
文件大小:3145728
提供者:
weixin_38544978
基于IRIG-B码的测控时间系统的设计
时间系统对于测控设备的正常运行和故障诊断起着至关重要的作用。IRIG-B码是国际靶场试验通用的同步时间码。本文基于IRIG-B码对某测控设备的时间系统进行设计,并在该设备中成功实现时间同步,精度可达级。与以往的各种方法相比,在解码的方案中作出了改进,利用移位寄存器实现帧同步和码元边沿提取,使得设计简单易行,具有较强的容错能力和抗干扰性。同时,本地时间的正常工作使得设备在B码异常的情况下仍然可以获得准确的时间信息,从而为数据处理、存储及事后分析提供精确的时间定位,具有灵活性,开放性,简单实用,功耗
所属分类:
其它
发布日期:2021-01-27
文件大小:1048576
提供者:
weixin_38739744
«
1
2
3
4
5
6
7
»