点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - BCD加法器
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
74系列芯片名称及解释
74系列芯片名称及解释 型号 内容 ---------------------------------------------------- 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动 器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09
所属分类:
嵌入式
发布日期:2009-07-27
文件大小:11264
提供者:
txwlltt
Verilog实例(经典135例)
很实用的Verilog实例! 目录:王金明:《Verilog HDL程序设计教程》程序例子,带说明。 【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波
所属分类:
嵌入式
发布日期:2009-09-08
文件大小:130048
提供者:
kevinsjtu
4位BCD码加法器的设计
ALU的设计与仿真—4位BCD码加法器的设计 本次的设计内容是ALU的设计与仿真—4位BCD码加法器的设计。
所属分类:
嵌入式
发布日期:2009-12-17
文件大小:474112
提供者:
wc3918
EDA上机考试程序汇
使用VHDL语言编写,在ISE运行环境下实现了EDA上机考试的五个程序并进行了相应的仿真 其中包括8为BCD码加法器 多数表决器,计数器,移位寄存器,序列检测等
所属分类:
嵌入式
发布日期:2009-12-17
文件大小:1048576
提供者:
aboutnow
74LS系列集成块功能介绍
74LS系列集成块功能介绍 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09 2输入四与门(oc) 74ls10 3输入三与非门 74ls11 3输入三与门 74ls12 3输入三与非门 (oc
所属分类:
其它
发布日期:2010-03-29
文件大小:14680064
提供者:
xue041480
verilog HDL经典程序实例135例
Verilog HDL程序设计教程》程序例子,带说明。【例 3.1】4 位全加器 【例 3.2】4 位计数器【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序【例 3.5】“与-或-非”门电路【例 5.1】用 case语句描述的 4 选 1 数据选择器【例 5.2】同步置数、同步清零的计数器【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值【例 5.5】用 begin-end 串行块产生信号波形【例 5.6】用 fork-join 并行块产生信号波形【
所属分类:
嵌入式
发布日期:2010-07-23
文件大小:158720
提供者:
do622
数字逻辑bcd码加法器
数字逻辑课程作业 利用BCD码实现加法器
所属分类:
专业指导
发布日期:2010-11-16
文件大小:173056
提供者:
anyu2008
Verilog-HDL实践与应用系统设计
Verilog-HDL实践与应用系统设计本书从实用的角度介绍了硬件描述语言Verilog-HDL。通过动手实践,体验Verilog-HDL的语法结构、功能等内涵。在前五章,以简单的实例列举了Verilog-HDL的用法;在后四章,以应用系统为例详细讲解了系统设计的全过程。书中的全部例子都给出了仿真结果,其源代码都在本书所附的CD-ROM中,并均经过验证无误。 本书的前半部分特别适合于初学者,也可作为工程技术人员的参考内容。后半部分很适合工程开发和研究人员参考。本书除了介绍Verilog-HDL
所属分类:
嵌入式
发布日期:2011-02-22
文件大小:14680064
提供者:
zhlyz2003
王金明:《Verilog HDL程序设计教程》135例
【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行块产生信号波形 【例 5.7】持续赋值方式定义的 2 选
所属分类:
嵌入式
发布日期:2011-02-24
文件大小:130048
提供者:
zhlyz2003
2位BCD码加法器2
23ssxc2位BCD码加法器2sssssss
所属分类:
Solaris
发布日期:2011-04-26
文件大小:435200
提供者:
crow_lgw1988
用VHDL设计快速BCD码加法器.pdf
用VHDL设计快速BCD码加法器.pdf用VHDL设计快速BCD码加法器.pdf
所属分类:
专业指导
发布日期:2011-05-10
文件大小:61440
提供者:
yellow88488
verilog HDL设计实例
【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行块产生信号波形 【例 5.7】持续赋值方式定义的 2 选
所属分类:
专业指导
发布日期:2011-06-14
文件大小:158720
提供者:
wwe12580
vhdl的组合时序逻辑及转化类型设计
基于vhdl的时序逻辑,组合逻辑,及数据类型转化的程序 寄存器,计数器,锁存器,比较器,收发器,译码器,选择器,编码器,表决器,加法器,译码器,总线,二进制到bcd码格雷码的转换,无符号到整型的转化,及位矢量的转化
所属分类:
嵌入式
发布日期:2011-07-12
文件大小:21504
提供者:
liuying1987911
vhdl实验设计
vhdl:6位右移寄存器,8-3编码器,8位右移寄存器,8位左移寄存器,8421BCD,BCD解码器,D触发器,JK触发器,行波进位加法器,加法计数器,减法计数器
所属分类:
专业指导
发布日期:2011-12-16
文件大小:2097152
提供者:
cshyf
《 Verilog HDL 程序设计教程》135例,源码
《 Verilog HDL 程序设计教程》135例; 。【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行
所属分类:
硬件开发
发布日期:2015-05-27
文件大小:130048
提供者:
feng1o
BCD加法器的Multisim仿真图和Altium designer的PCB版图
这是我自己在数字电路课上的作业,BCD加法器的Multisim仿真图和AD的PCB版图,老师要求非常多,完成的效果应该挺好的
所属分类:
讲义
发布日期:2018-05-13
文件大小:854016
提供者:
weixin_40973904
BCD转余3码串进串出分析.pdf
BCD 转余 3 码串进串出分析,选自王建民书中例 8-17。余 3 码只要对 8421 编码加 3 即可得到。故,如果输入是并行的 8421 编码,输出是并行的余 3 码,则可以 直接通过一个加法器得到相应的余 3 码。但现在输入是串行的 8421 编码,输出是串行的余 3 码。一旦是串行的,就涉及到时序电路
所属分类:
其它
发布日期:2020-05-12
文件大小:578560
提供者:
ultra777
数字电路课程设计之BCD加法器设计.doc
使用Verilog语言实现4bit*4bit 8421 BCD码加法器设计,并使用Quartes编写程序,使用modelsin进行仿真验证设计
所属分类:
专业指导
发布日期:2020-04-12
文件大小:276480
提供者:
succguan
新型BCD加法器及其可逆逻辑实现
新型BCD加法器及其可逆逻辑实现
所属分类:
其它
发布日期:2021-02-21
文件大小:1048576
提供者:
weixin_38516380
十进制加法器
十进制加法器可由BCD码(二-十进制码)来设计,它可以在二进制加法器的基础上加上适当的“校正”逻辑来实现,该校正逻辑可将二进制的“和”改变成所要求的十进制格式。 n位BCD码行波式进位加法器的一般结构如图2.3(a)所示,它由n级组成,每一级将一对4位的BCD数字相加,并通过一位进位线与其相邻级连接。而每一位十进制数字的BCD加法器单元的逻辑结构示于图2.3(b)。图2.3 十进制加法器 在十进制运算时,当相加二数之和大于9时,便产生进位。可是用BCD码完成十进制数运算时,当和数大于9时,必
所属分类:
其它
发布日期:2021-02-03
文件大小:50176
提供者:
weixin_38707862
«
1
2
»