点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - BCD计数器的设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
汇编教程 非常详细 说明的非常清楚 学汇编很好的教程
汇编教程 非常详细 说明的非常清楚 学汇编很好的教程 课程介绍 第1章 预备知识 1.1 汇编语言的由来及其特点 1 机器语言 2 汇编语言 3 汇编程序 4 汇编语言的主要特点 5 汇编语言的使用领域 1.2 数据的表示和类型 1 数值数据的表示 2 非数值数据的表示 3 基本的数据类型 1.3 习题 第2章 CPU资源和存储器 2.1 寄存器组 1 寄存器组 2 通用寄存器的作用 3 专用寄存器的作用 2.2 存储器的管理模式 1
所属分类:
硬件开发
发布日期:2009-05-13
文件大小:1048576
提供者:
xamcsdn2
汇编语言程序设计教程
课程介绍 第1章 预备知识 1.1 汇编语言的由来及其特点 1 机器语言 2 汇编语言 3 汇编程序 4 汇编语言的主要特点 5 汇编语言的使用领域 1.2 数据的表示和类型 1 数值数据的表示 2 非数值数据的表示 3 基本的数据类型 1.3 习题 第2章 CPU资源和存储器 2.1 寄存器组 1 寄存器组 2 通用寄存器的作用 3 专用寄存器的作用 2.2 存储器的管理模式 1 16位微机的内存管理模式 2 32位微机的内存管理模式 2.3 习题
所属分类:
硬件开发
发布日期:2007-08-30
文件大小:1048576
提供者:
kathrein
汇编程序设计教程.chm
这个chm来自网上: http://www.mdjx.net/course/hep/huibianyuyan/course.htm 课程介绍 第1章 预备知识 1.1 汇编语言的由来及其特点 1 机器语言 2 汇编语言 3 汇编程序 4 汇编语言的主要特点 5 汇编语言的使用领域 1.2 数据的表示和类型 1 数值数据的表示 2 非数值数据的表示 3 基本的数据类型 1.3 习题 第2章 CPU资源和存储器 2.1 寄存器组 1 寄存器组 2 通
所属分类:
硬件开发
发布日期:2009-06-13
文件大小:1048576
提供者:
beizidream
计数器的课程设计亲自下载的!
bcd 转换 课设 单片机 c51 bcd码转换有助于课程设计
所属分类:
硬件开发
发布日期:2009-12-25
文件大小:50176
提供者:
icykite
数字逻辑课程设计(数字钟的设计)
任务和要求:系统具有显示时、分、秒的功能;系统具有较时功能;系统具有整点报时功能。 1)时钟计数: 秒——60进制BCD码计数; 分钟——60进制BCD码计数; 时——24进制BCD码计数。 2)通过使能控制端使整个计数器有清零、调时、调分功能; 3)蜂鸣器在整点时有报警驱动信号产生。
所属分类:
专业指导
发布日期:2010-01-03
文件大小:93184
提供者:
liulele101
BCD计数器的设计 VHDL代码
BCD计数器的设计 VHDL代码 简单,包含源代码及原理图
所属分类:
其它
发布日期:2010-03-13
文件大小:70656
提供者:
ouyangmark
数字系统设计实验报告
1、实验目的 1)学习计数器不同设计方法。 2)学习掌握VHDL中不同输出类型在具体应用时的区别(OUT、INOUT、BUFFER)。 3)学习掌握时序电路仿真方法。 2、实验内容 1)采用VHDL设计方法,设计一个60进制计数器,采用BCD码输出。 2)给出上述设计的仿真结果。 3、实验设备 1)清华同方PⅣ 2.4G\256M60G。 2)ISE 6.2i—Windows软件系统。 4、实验步骤 1)创建工程 2)设计输入 3)语法检查和设计综合①语法检查②编译过程③映射过程 4)创建仿真
所属分类:
嵌入式
发布日期:2010-05-10
文件大小:2097152
提供者:
liyufang19870615
汇编语言程序设计(chm格式)
汇编语言 chm格式 课程介绍 第1章 预备知识 1.1 汇编语言的由来及其特点 1 机器语言 2 汇编语言 3 汇编程序 4 汇编语言的主要特点 5 汇编语言的使用领域 1.2 数据的表示和类型 1 数值数据的表示 2 非数值数据的表示 3 基本的数据类型 1.3 习题 第2章 CPU资源和存储器 2.1 寄存器组 1 寄存器组 2 通用寄存器的作用 3 专用寄存器的作用 2.2 存储器的管理模式 1 16位微机的内存管理模式 2
所属分类:
硬件开发
发布日期:2011-01-03
文件大小:1048576
提供者:
liyuzhangab
Verilog-HDL实践与应用系统设计
Verilog-HDL实践与应用系统设计本书从实用的角度介绍了硬件描述语言Verilog-HDL。通过动手实践,体验Verilog-HDL的语法结构、功能等内涵。在前五章,以简单的实例列举了Verilog-HDL的用法;在后四章,以应用系统为例详细讲解了系统设计的全过程。书中的全部例子都给出了仿真结果,其源代码都在本书所附的CD-ROM中,并均经过验证无误。 本书的前半部分特别适合于初学者,也可作为工程技术人员的参考内容。后半部分很适合工程开发和研究人员参考。本书除了介绍Verilog-HDL
所属分类:
嵌入式
发布日期:2011-02-22
文件大小:14680064
提供者:
zhlyz2003
王金明:《Verilog HDL程序设计教程》135例
【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行块产生信号波形 【例 5.7】持续赋值方式定义的 2 选
所属分类:
嵌入式
发布日期:2011-02-24
文件大小:130048
提供者:
zhlyz2003
基于multisim电子秒表的设计
数字秒表是日常生活中比较常见的电子产品,秒表的逻辑结构主要由时基电路、分频器、十进制计数器、6进制计数器、数据选择器和译码器等组成。整个秒表还需有一个启动信号和一个归零信号,以便秒表能随意停止及启动,计数器的输出全都为BCD码输出,方便显示译码器连接。本设计基于简单易行的原则,秒表显示以0.1s为最小单位,最大量程为9.9s,采用七段数码管作为显示部分,以此来达到基本设计要求.
所属分类:
其它
发布日期:2011-04-21
文件大小:36864
提供者:
skycity100
verilog HDL设计实例
【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行块产生信号波形 【例 5.7】持续赋值方式定义的 2 选
所属分类:
专业指导
发布日期:2011-06-14
文件大小:158720
提供者:
wwe12580
分支循环程序设计(BCD码相乘的实验)
实现BCD码的乘法,要求被乘数和乘数以组合BCD码形式存放,各占一个内存单元,乘积存放在另两个内存单元中。如本例程序中的75和48相乘得到3600。 由于没有组合BCD码乘法指令,程序中采用将乘数1作为计数器,累加另一个乘数的方法得到计算结果
所属分类:
嵌入式
发布日期:2011-06-24
文件大小:110592
提供者:
fls1240
VHDL程序集
里面有以下项目的程序:计时秒表、彩灯控制器、交通灯控制器、电子抢答器的设计、汽车尾灯控制器的设计、电子密码锁的设计、设计BCD-七段显示译码器、设计计数器、病房呼叫系统、四种频率输出的频率计、双向移位寄存器、闪烁的灯
所属分类:
专业指导
发布日期:2012-01-08
文件大小:3145728
提供者:
chenjh1991
电子设计课程设计
题目分析:BCD码就是用4位二进制数表示十进制数中的0~9十个数码。现是4位二进制数0~15到BCD码的转换电路,则所选择的芯片应该是4输入,4输出。一般用与二进制数位权值完全一致的8421BCD码,那芯片我们就可用计数器。我们要将0~15显示出来(可不用显示十位),就需要用数码管。数码管只能显示0~9,10以后的数字不能显示,所以我们可以选择用两块芯片来显示两位数字,也可选择用一块芯片仅显示个位。为了能控制显示的启动和停止,我选择了使用触发器来控制。
所属分类:
专业指导
发布日期:2012-06-09
文件大小:1048576
提供者:
guigui9527
西门子s7-200系列的手册
plc手册,对于入门的知识做一个基本的了解,对指令的使用方法,与指令的编程用法有一个概念简单轻松学 与R cE路 完整的梯形图触点通常用“字母十数字”的文字标识,如图中的“10.0、I0.1、10.2、 Q0.0”等,用以表示该触点所分配的编程地址编号,且习惯性将数字编号起始数设为0.0,如 I0.0,然后依次以0.1间隔递增,如0.0、⑩0.1、0.2、…、I0.7,I.0、I.1、…、Ⅱ1.7等。 3)线圈 西门子PLC梯形图中的线圈符号为“-()-”,可使用字母Q、M、SM等进行标识,且
所属分类:
制造
发布日期:2019-03-04
文件大小:13631488
提供者:
weixin_44721503
电子测量中的数字温度巡回工作原理
1)巡检工作状态。有些厂家的巡回检测仪表采用四位可逆二进制及十进制计数器(如CD4029)和BCD码全加器(如CD4560)进行通道的选择工作。这不仅成本较高,而且只能实现两种固定通道的选择,即0~16路或0~9路,不能任意设置通道的选择范围,本仪表经过巧妙的设计构思,不仅能任选巡检路数,而且成本低廉。 使用前,将BCD码拨盘K1、K2拨到所需巡检的通道数(0~15任选),仪表通电后,微分电路R14、C2上的尖脉冲输人到双位二一十进制计数器CD4518的清零端R(管脚7及15),使计数器输
所属分类:
其它
发布日期:2020-11-13
文件大小:64512
提供者:
weixin_38710198
基础电子中的EDA中的系统总体组装电路的设计技巧分析介绍
(1)在交通灯控制电路JTDKZ的设计中,利用状态机非常简洁地实现了对主、支干道指示灯的控制和有关单元电路的使能控制。 (2)在定时单元CNT45S和CNT25S的设计中,根据设计要求需进行减计数,但本设计中却使用的是加法计数,只是在将计数结果转换成两位BCD 码时,将计数的最小值对应转换成显示定时的最大值,计数值加1时,转换的显示值减1,依此类推。同时由于主/支干道从亮绿灯转到亮红灯中间有5 s亮黄灯的时间过渡,因此对应的支/主干道亮红灯的时间比对应的主/支干道亮绿灯的时间要多5 s。考
所属分类:
其它
发布日期:2020-11-15
文件大小:30720
提供者:
weixin_38587509
通信与网络中的采用PIC16C54芯片设计的计数器
计数器在工业控制中有着广泛的应用。传统的数字计数器都是用中小规模数字集成电路构成的,不但电路复杂,成本高,功能修改也不易。用单片机制作的计数器可以克服传统数字电路计数器的局限,有着广阔的应用前景。 本文介绍的计数器采用Microchip公司的PIC16C54单片机。该型单片机为RISC结构,在4MHz的工作频率下,每一个指令周期为1μs,运行速度大大超过MCS-51系列,适用于对实时性要求较高的工业控制领域。 电路原理 附图为计数器的原理图。PIC16C54具有两个I/O口,
所属分类:
其它
发布日期:2020-12-06
文件大小:60416
提供者:
weixin_38689551
EDA中的车载DVD位控系统内各模块的设计
分频模块FINI:其功能为对外部输入时钟进行分频,得到周期为1.5 ms计数器,并根据反馈信号TIME_S对计时器进行清零。其输入输出接口如图1所示,图中的CLKIN为外部时钟输入,TIME_S为定时器清零信号。 如图 分频模块FINI输入输出接口图 OPEN_CLOSE操作模块OPEN_OP:其功能为根据反馈的数据和相关的信号,做出具体的马达控制输出。其输入输出接口如图2所示,图中的信号TILT BCD、TILT FGH为从TILT模块返回的控制信号,TIME S是内部计时器的
所属分类:
其它
发布日期:2021-01-19
文件大小:295936
提供者:
weixin_38569219
«
1
2
3
4
5
»