您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 低电压低功耗CMOS集成运放的研究与设计

  2. 低电压低功耗CMOS集成运放的研究与设计
  3. 所属分类:专业指导

    • 发布日期:2009-06-03
    • 文件大小:1048576
    • 提供者:anyany330
  1. 各种运放的突出特点资料

  2. 个人整理,各种运放的突出特点,例如: MAX430 CMOS单电源运算放大器 MAX432 CMOS单电源运算放大器 MAX4330 单电源,低电压,低功耗运算放大器 MAX4332 单电源,低电压,低功耗双运算放大器 包括:MAX、MC、MM、AD、LM等主流运放
  3. 所属分类:专业指导

  1. 超低功耗CMOS运放MAX406及其应用

  2. 超低功耗CMOS运放MAX406及其应用
  3. 所属分类:专业指导

    • 发布日期:2009-08-10
    • 文件大小:242688
    • 提供者:NISHUONEZYX
  1. CMOS运放仿真规范.pdf

  2. 详细介绍CMOS运放各项指标及测试仿真方法
  3. 所属分类:嵌入式

    • 发布日期:2009-11-14
    • 文件大小:433152
    • 提供者:xyy021007
  1. CMOS运放仿真规范

  2. cmos运放仿真规范cmos运放仿真规范cmos运放仿真规范cmos运放仿真规范
  3. 所属分类:嵌入式

    • 发布日期:2009-12-09
    • 文件大小:203776
    • 提供者:btzdly
  1. 用于流水线ADC的预运放一锁存比较器的分析与设计

  2. 该文档提出了一种应用于开关电容流水线模数转换器的CMoS预运放一锁存比较 器.该比较器采用UMC混合/射频0.18um 1P6M P衬底双阱CMOS工艺设计,工作电压为 1.8 V.该比较器的灵敏度为0.215 mV,最大失调电压为12 mV,差分输入动态范围为1.8 V,分辨率为8位,在40 M的工作频率下,功耗仅为24.4 mW.基于0.18 um工艺的仿真结 果验证了比较器设计的有效性.
  3. 所属分类:嵌入式

    • 发布日期:2010-03-26
    • 文件大小:361472
    • 提供者:starves111
  1. LF356(高阻抗 小电流运放)

  2. CMOS运放 不同于普通运放 他的输入电阻极高 可用于电源内阻比较大的级联放大电路最后一集大放大
  3. 所属分类:专业指导

    • 发布日期:2010-04-19
    • 文件大小:1048576
    • 提供者:yuan824zheng
  1. cmos运放的优化设计

  2. 关于模拟cmos集成电路设计中运算放大器的设计和优化
  3. 所属分类:专业指导

    • 发布日期:2011-01-05
    • 文件大小:466944
    • 提供者:veriloghdl_lsd
  1. CMOS运放仿真规范.pdf

  2. CMOS运放仿真规范 CMOS运放仿真规范
  3. 所属分类:嵌入式

    • 发布日期:2008-09-10
    • 文件大小:203776
    • 提供者:lianlianmao
  1. 两级CMOS运算放大器的设计与spectrum仿真

  2. 一篇关于二级运放设计入门的文章,里面主要介绍了长沟道器件二级CMOS运放的设计方法。另外,里面用spectre对运放的直流、交流及瞬态特性进行仿真,特别适合初学者设计CMOS电路进行参考
  3. 所属分类:专业指导

    • 发布日期:2014-07-07
    • 文件大小:1048576
    • 提供者:njupt0804
  1. 低压低耗宽带CMOS电流反馈运放仿真设计.pdf

  2. 低压低耗宽带CMOS电流反馈运放仿真设计pdf,
  3. 所属分类:其它

    • 发布日期:2019-09-14
    • 文件大小:393216
    • 提供者:weixin_38743506
  1. 低压CMOS运放的可复用设计

  2. 低压CMOS运放的可复用设计 低压CMOS运放的可复用设计
  3. 所属分类:其它

    • 发布日期:2011-10-12
    • 文件大小:7340032
    • 提供者:idforcj
  1. 一种新型无运放CMOS带隙基准电路

  2. 本文设计了一种无运放带隙基准电路。该电路比传统运放带隙基准具有更少的功耗和噪声,并消除了运放失调电压等参数对基准精度的影响,减小了设计难度。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:201728
    • 提供者:weixin_38519060
  1. 模拟技术中的模拟运放的分类及特点和运放的主要参数

  2. 1. 模拟运放的分类及特点     模拟运算放大器从诞生至今,已有40多年的历史了。最早的工艺是采用硅NPN工艺,后来改进为硅NPN-PNP工艺(后面称为标准硅工艺)。在结型场效应管技术成熟后,又进一步的加入了结型场效应管工艺。当MOS管技术成熟后,特别是CMOS技术成熟后,模拟运算放大器有了质的飞跃,一方面解决了低功耗的问题,另一方面通过混合模拟与数字电路技术,解决了直流小信号直接处理的难题。     经过多年的发展,模拟运算放大器技术已经很成熟,性能曰臻完善,品种极多。这使得初学者选用时
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:106496
    • 提供者:weixin_38736652
  1. 运放和比较器的区别

  2. 运算放大器和比较器如出一辙,简单的讲,比较器就是运放的开环应用,但比较器的设计是针对电压门限比较而用的,要求的比较门限精确,比较后的输出边沿上升或下降时间要短,输出符合TTL/CMOS电平/或OC等,
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:28672
    • 提供者:weixin_38647039
  1. 模拟技术中的基于D类音频系统中斩波运放电路的设计

  2. 引言   在D类音频放大器的运放电路设计中,信号的低谐波失真(TotalHarmonicdistortion)和噪声对运放的设计形成挑战。对于20~20KHz范围的音频信号而言,运放的失真主要是由电压失调和低频1/f噪声引起的。而CMOS工艺相对较高的1/f噪声和电压失调,使得这一问题尤为严重。当要求电路的失调电压低于1mV且输入等效噪声低于100nV/Hz时。普通的CMOS运放很难满足需求。而常见的静态失调消零技术,如trimming修调,虽然能很好地消除电压失调的影响,但是却不能降低1/f
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:228352
    • 提供者:weixin_38699302
  1. 元器件应用中的圣邦微电子音频CMOS运放提供0.97mA静态电流..

  2. 圣邦微电子(SGMC)日前宣布推出10MHz低功耗、低噪声、音频CMOS运算放大器SGM721/722/723/724系列。其中,SGM721为单通道运放,SGM722为双通道运放,SGM723为单通道运放,并具备关断功能,SGM724则为四通道运算放大器。     据介绍,该系列运算放大器在5V时的静态电流为0.97mA/通道,工作电压介于2.5V~5.5V,并具有低噪声特点(8nV/sqrt(Hz))。     SGM721运放的带宽增益积为10MHz,压摆率为8.5V/μs,典型输
  3. 所属分类:其它

    • 发布日期:2020-12-02
    • 文件大小:46080
    • 提供者:weixin_38677808
  1. 电源技术中的圣邦18μA功耗CMOS运放系列面向电池供电等领域

  2. 圣邦微电子(SGMC)日前推出18μA微功耗、低噪声CMOS运算放大器SGM8531/2/4系列。其中,SGM8531、SGM8532和SGM8534分别为单通道、双通道和四通道。   据介绍,SGM8531/2/4系列带宽增益积为500KHz;压摆率为0.2V/μs;典型输入失调电压为0.8mV;输入偏置电流为0.5pA;输入电压范围为‐0.1V到+5.6V(Vs=5.5V)。   SGM8531/2/4系列具有轨到轨输入/输出、低成本、微功耗、低电压(工作电压为2.1V~5.5V)的特点,使
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:45056
    • 提供者:weixin_38701952
  1.  高增益低功耗恒跨导轨到轨CMOS运放设计

  2. 基于CSMC的0.5 μmCMOS工艺,设计了一个高增益、低功耗、恒跨导轨到轨CMOS运算放大器,采用最大电流选择电路作为输入级,AB类结构作为输出级。通过cadence仿真,其输入输出均能达到轨到轨,整个电路工作在3 V电源电压下,静态功耗仅为0.206 mW,驱动10pF的容性负载时,增益高达100.4 dB,单位增益带宽约为4.2 MHz,相位裕度为63°。
  3. 所属分类:其它

    • 发布日期:2021-01-30
    • 文件大小:1034240
    • 提供者:weixin_38747978
  1. 基于D类音频系统中斩波运放电路的设计

  2. 引言   在D类音频放大器的运放电路设计中,信号的低谐波失真(TotalHarmonicdistortion)和噪声对运放的设计形成挑战。对于20~20KHz范围的音频信号而言,运放的失真主要是由电压失调和低频1/f噪声引起的。而CMOS工艺相对较高的1/f噪声和电压失调,使得这一问题尤为严重。当要求电路的失调电压低于1mV且输入等效噪声低于100nV/Hz时。普通的CMOS运放很难满足需求。而常见的静态失调消零技术,如trimming修调,虽然能很好地消除电压失调的影响,但是却不能降低1/f
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:301056
    • 提供者:weixin_38670949
« 12 3 4 5 6 7 8 9 10 »