您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 搭建CPLD电路原理图

  2. CPLD电路原理图CPLD电路原理图CPLD电路原理图
  3. 所属分类:专业指导

    • 发布日期:2009-08-06
    • 文件大小:39936
    • 提供者:chenlyw
  1. CPLD电路原理图CPLD电路原理图

  2. 传错了传错了传错了传错了传错了传错了传错了
  3. 所属分类:专业指导

    • 发布日期:2009-08-06
    • 文件大小:557056
    • 提供者:chenlyw
  1. AVR mega128学习板电路原理图

  2. 含有电源模块,RS485通信,继电器,跑马灯,8563时钟芯片模块,手机通信模块,直流电机驱动模块,ADC模块,四个按键,支持扩展cpld,含有打印机和中断扩展!
  3. 所属分类:嵌入式

    • 发布日期:2009-09-04
    • 文件大小:166912
    • 提供者:xuanya360
  1. CPLD实验仪指导书

  2. CPLD实验仪指导书,详细介绍了一款CPLD实验仪的原理图和实验内容,不愧为CPLD初学者的必备品
  3. 所属分类:专业指导

    • 发布日期:2009-10-13
    • 文件大小:1048576
    • 提供者:shang91
  1. AD转换电路原理图(ad817+lm311芯片接口电路)

  2. 由于输入的两路信号具有幅度差,波形不确定,边沿陡峭度不够理想,而 CPLD 的测频测相都是对TTL 电平进行的,所以本设计先对输入信号放大100 倍,再经高速电压比较器LM311(响应时间200ns)进行过零比较,为了使方波 信号边沿陡峭,采用两级反相器对其整形
  3. 所属分类:嵌入式

    • 发布日期:2009-11-06
    • 文件大小:437248
    • 提供者:chenbeixin
  1. cpld EP240电路原理图

  2. cpld EP240电路原理图 内有led灯 数码管 点阵显示 串口 VGA输出 AD/DA lcd1602,12864等模块电路图
  3. 所属分类:硬件开发

    • 发布日期:2010-06-16
    • 文件大小:69632
    • 提供者:mlk321
  1. 基于FPGA / CPLD最小系统PCB的制作

  2. 基于FPGA\CPLD最小系统PCB的制作是通过PROTEL软件来实现的。本文讲述的是利用在1999年,PROTEL公司推出的新一代电子线路设计系统——PROTEL99软件来绘制完整的最小系统电路原理图,并进行电气规则检测、生成网络报表以及对PCB进行布局、布线、工艺流程,制作出最小系统EDA的双面PCB。EDA最小系统具有系统控制、功能实现以及结果显示的功能。本文是以ALTERA公司MAX7128S系列的EPM7128SLC84-15CPLD芯片为中心,利用外围的AT89C51单片机、按键开
  3. 所属分类:嵌入式

    • 发布日期:2011-06-07
    • 文件大小:579584
    • 提供者:cccleisure
  1. ALTERA USB Blaster电路原理图

  2. ALTERA 的CPLD/FPGA的 USB Blaster 电路原理图,DIY有用。
  3. 所属分类:硬件开发

    • 发布日期:2012-04-18
    • 文件大小:24576
    • 提供者:dp218020
  1. Altera CPLD MAXII240_570学习板电路原理图.

  2. Altera CPLD MAXII240_570学习板电路原理图.教你认识开发板
  3. 所属分类:专业指导

    • 发布日期:2012-05-27
    • 文件大小:139264
    • 提供者:a790247641
  1. BJ-EPM240V2原理图.pdf

  2. 这是edn助学活动中帮助大家学习所用cpld电路原理图,希望对大家学习可编程逻辑有帮助。
  3. 所属分类:硬件开发

    • 发布日期:2013-04-14
    • 文件大小:1048576
    • 提供者:yiyyu
  1. DSP+CPLD开发板原理图

  2. DSP2812开发板原理图,包含DSP所有外围电路
  3. 所属分类:硬件开发

    • 发布日期:2013-04-16
    • 文件大小:99328
    • 提供者:xing19921107
  1. CPLD EPM3032原理图

  2. CPLD EPM3032原理图,描述了CPLDEPM3032与三星ARM9芯片SC2440的电路连接
  3. 所属分类:硬件开发

    • 发布日期:2013-07-09
    • 文件大小:184320
    • 提供者:u011353115
  1. CPLD原理图和测试代码

  2. 资源包含了CPLD(EPM7128)原理,电路包含小系统和LED、按钮、蜂鸣器等,以及简单的测试程序,对于初学者可以按部就班快速入门学习。
  3. 所属分类:其它

    • 发布日期:2013-09-01
    • 文件大小:563200
    • 提供者:iomboy
  1. 51单片机+CPLD

  2. 51单片机+CPLD+12864驱动电路原理图。
  3. 所属分类:硬件开发

    • 发布日期:2013-11-14
    • 文件大小:65536
    • 提供者:qqq10
  1. 集成电路中的FPGA/CPLD数字电路原理介绍

  2. 当产生门控时钟的组合逻辑超过一级时,证设计项目的可靠性变得很困难。即使样机或仿真结果没有显示出静态险象,但实际上仍然可能存在着危险。通常,我们不应该用多级组合逻辑去钟控PLD设计中的触发器。   图1给出一个含有险象的多级时钟的例子。时钟是由SEL引脚控制的多路选择器输出的。多路选择器的输入是时钟(CLK)和该时钟的2分频 (DIV2)。由图1的定时波形图看出,在两个时钟均为逻辑1的情况下,当SEL线的状态改变时,存在静态险象。险象的程度取决于工作的条件。 多级逻辑的险象是可以去除的。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:198656
    • 提供者:weixin_38527987
  1. DSP中的应用CPLD和DSP的人机接口模块设计

  2. 路面剪切实验机是用于测量路面结构层与路面层之间剪切力的一种试验仪器,市面已有的成熟产品,大多以单片机为控制核心器件,无法实现精确测量的目的。DSP作为新型控制器,早已有很多成熟的应用,尤其是其中的LF2407A特别适合电动机控制并能实现数据采集等功能。   介绍一种基于CPLD和TMS320LF2407A型DSP的人机接口模块应用系统,这种系统在新型路面剪切实验机上得到了较好的应用,能够很好地实现数据采集、电动机调速等目的。以CPLD为桥梁,实现快速DSP和慢速外设的接口模块设计,并给出其硬件电
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:139264
    • 提供者:weixin_38694674
  1. 一种基于CPLD的PWM控制电路设计

  2. 在直流伺服控制系统中,通过专用集成芯片或中小规模的数字集成电路构成的传统PWM控制电路往往存在电路设计复杂,体积大,抗干扰能力差以及设计困难、设计周期长等缺点因此PWM控制电路的模块化、集成化已成为发展趋势.它不仅可以使系统体积减小、重量减轻且功耗降低,同时可使系统的可靠性大大提高.随着电子技术的发展,特别是专用集成电路(ASIC)设计技术的日趋完善,数字化的电子自动化设计(EDA)工具给电子设计带来了巨大变革,尤其是硬件描述语言的出现,解决了传统电路原理图设计系统工程的诸多不便.针对以上情况
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:112640
    • 提供者:weixin_38710557
  1. EDA/PLD中的Coo1Runner-Ⅱ器件实现设计范例和实现CPLD的原理图

  2. CPLD的原理框图如图所示。   如图 CPLD的原理框图  行扫描线由移位寄存器输出驱动,在时钟ck的驱动下移位寄存器工作,同一时间只有一位行线为“0”。列线全部接有内部上拉,在没有键按下的情况下,列线全为“1”。同时与门输出也为“1”,移位寄存器继续工作;当有键按下时,与门输出为低。禁止移位寄存器操作,直到按键被释放。   行列编码电路的输出组成键盘的编码输出,输入到处理器。  此参考设计包括Verilog源代码、Verilog测试文件和.ucf文件。.ucf文件中有关于内部上拉电阻的
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:115712
    • 提供者:weixin_38558054
  1. 电源技术中的未知电路板原理图测绘系统的设计与实现

  2. 摘要:介绍了未知电路板原理图测绘系统的基本实现原理,并在此原理的基础上,实现了柔性针床网络图测试系统。给出了该系统的设计方案,并详细说明了该系统软、硬件设计方法。实际应用表明,该系统能实现未知电路板原理的测绘工作,具有较好的应用前景。     关键词:电路原理图 测绘 柔性针床 USB CPLD 近年来,我国引进了大量先进的仪器设备,这些设备系统庞大、结构复杂、集成度高。经过多年的使用,这些设备在维护修理、备件保障方面遇到了极大的困难。由于不是技术引进,几乎没有任何关于设备的技术资料,无法
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:125952
    • 提供者:weixin_38627590
  1. Coo1Runner-Ⅱ器件实现设计范例和实现CPLD的原理图

  2. CPLD的原理框图如图所示。   如图 CPLD的原理框图  行扫描线由移位寄存器输出驱动,在时钟ck的驱动下移位寄存器工作,同一时间只有一位行线为“0”。列线全部接有内部上拉,在没有键按下的情况下,列线全为“1”。同时与门输出也为“1”,移位寄存器继续工作;当有键按下时,与门输出为低。禁止移位寄存器操作,直到按键被释放。   行列编码电路的输出组成键盘的编码输出,输入到处理器。  此参考设计包括Verilog源代码、Verilog测试文件和.ucf文件。.ucf文件中有关于内部上拉电阻的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:156672
    • 提供者:weixin_38735987
« 12 3 4 5 6 »