您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 正弦信号发生器[2005年电子大赛二等奖]

  2. 本系统设计一个正弦信号发生器,使用凌阳公司的16位单片机SPCE061A作为中央控制器,结合DDS芯片AD9850,产生0~15MHz频率可调的正弦信号,正弦信号频率设定值可断电保存;使用宽频放大技术,在50Ω负载电阻上使1K~10MHz范围内的正弦信号输出电压幅度VP-P=6V±1V;产生载波频率可设定的FM和AM信号;调制信号为1KHz的正弦波,调制信号的产生采用DDS技术,由CPLD和Flash ROM加上DAC进行直接数字合成;二进制基带序列码由CPLD产生,在100KHz固定载波频率
  3. 所属分类:硬件开发

    • 发布日期:2009-09-02
    • 文件大小:353280
    • 提供者:lyhwzsz1988
  1. cpld的psk系统设计

  2. cpld的psk系统设计方法,在阐述调制调解系统基本原理外,还阐述了各个模块的硬件的实现
  3. 所属分类:专业指导

    • 发布日期:2009-11-19
    • 文件大小:191488
    • 提供者:sjy513
  1. CPLD的PSK系统设计

  2. 本文论述了如何用CPLD实现PSK数字调制系统的方法,其实现步骤包括:1.研究PSK调制系统的原理及设计方法;2.根据各个系统的总体功能与硬件特点,设计总体框图;3.根据VHDL语言特点,对系统进行VHDL建模;4.根据VHDL模型,进行具体VHDL语言程序设计;5.对设计的程序进行波形仿真与硬件调试。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:184320
    • 提供者:weixin_38685538
  1. 一种新型的正弦信号发生器的设计与实现

  2. 为精确地输出正弦波、调幅波、调频波、PSK、ASK等信号及保证信号的高可靠性,设计出一种新型的正弦信号发生器。该正弦信号发生器以可编程逻辑器件CPLD和单片机AT89S52为基础,采用数字频率合成DDS技术实现频率合成功能,结合高速D/A器件AD9713使得输出频率维持在1 k~10 MHz范围内,步进为100 Hz,且通过对CPLD采用相应的数字控制算法实现调频FM,调幅AM和键控PSK、ASK数字调制功能。测试结果表明,设计的正弦信号发生器输出信号稳定度优于10-4,在频率范围内50 Ω的负
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:704512
    • 提供者:weixin_38614825
  1. 基于CPLD的PSK系统设计

  2. 现代通信系统要求通信距离远、通信容量大、传输质量好。作为其关键技术之一的调制解调技术一直是人们研究的一个重要方向[5]。从模拟调制到数字调制,从二进制发展到多进制调制,虽然调制方式多种多样,但都是朝着使通信系统更高速、更可靠的方向发展。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:196608
    • 提供者:weixin_38631729
  1. 基于CPLD的PSK系统设计

  2. 本论文主要讨论和仿真了基于CPLD的PSK系统单元设计,在阐述调制解调系统的基本原理与设计方法的同时,又详细地介绍了系统的总体电路框图及各个模块的具体软硬件实现。作者以VHDL作为设计的硬件描述语言,在Altera公司的Maxplus2开发平台上进行了程序设计及波形仿真。“自顶向下”是本设计的主要特色,所有程序都通过了以EPM7128SLC84-7作为主芯片的CPLD实验开发板的硬件调试。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:198656
    • 提供者:weixin_38555304
  1. EDA/PLD中的一种新型的正弦信号发生器的设计与实现

  2. 摘要:为精确地输出正弦波、调幅波、调频波、PSK、ASK等信号及保证信号的高可靠性,设计出一种新型的正弦信号发生器。该正弦信号发生器以可编程逻辑器件CPLD和单片机AT89S52为基础,采用数字频率合成DDS技术实现频率合成功能,结合高速D/A器件AD9713使得输出频率维持在1 k~10 MHz范围内,步进为100 Hz,且通过对CPLD采用相应的数字控制算法实现调频FM,调幅AM和键控PSK、ASK数字调制功能。测试结果表明,设计的正弦信号发生器输出信号稳定度优于10-4,在频率范围内50
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:543744
    • 提供者:weixin_38543280
  1. EDA/PLD中的CPLD的PSK系统设计

  2. 1 引言   现代通信系统要求通信距离远、通信容量大、传输质量好。作为其关键技术之一的调制解调技术一直是人们研究的一个重要方向[5]。从模拟调制到数字调制,从二进制发展到多进制调制,虽然调制方式多种多样,但都是朝着使通信系统更高速、更可靠的方向发展。一个系统的通信质量,很大程度上依赖于所采用的调制方式。因此,对调制方式的研究,将直接决定着通信系统质量的好坏[1]。   复杂可编程逻辑器件(CPLD)结合了专用集成电路和DSP的优势,既具有很高的处理速度,又具有一定的灵活性。因此,基于CPL
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:229376
    • 提供者:weixin_38714532
  1. EDA/PLD中的基于CPLD的PSK系统设计

  2. 摘要:本论文主要讨论和仿真了基于CPLD的PSK系统单元设计,在阐述调制解调系统的基本原理与设计方法的同时,又详细地介绍了系统的总体电路框图及各个模块的具体软硬件实现。作者以VHDL作为设计的硬件描述语言,在Altera公司的Maxplus2开发平台上进行了程序设计及波形仿真。“自顶向下”是本设计的主要特色,所有程序都通过了以EPM7128SLC84-7作为主芯片的CPLD实验开发板的硬件调试。    关键词:调制解调、CPLD、VHDL   1 引言      现代通信系统要求通信距离远、
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:76800
    • 提供者:weixin_38722607
  1. CPLD的PSK系统设计

  2. 1 引言   现代通信系统要求通信距离远、通信容量大、传输质量好。作为其关键技术之一的调制解调技术一直是人们研究的一个重要方向[5]。从模拟调制到数字调制,从二进制发展到多进制调制,虽然调制方式多种多样,但都是朝着使通信系统更高速、更可靠的方向发展。一个系统的通信质量,很大程度上依赖于所采用的调制方式。因此,对调制方式的研究,将直接决定着通信系统质量的好坏[1]。   复杂可编程逻辑器件(CPLD)结合了专用集成电路和DSP的优势,既具有很高的处理速度,又具有一定的灵活性。因此,基于CPL
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:187392
    • 提供者:weixin_38744207
  1. 基于CPLD的PSK系统设计

  2. 摘要:本论文主要讨论和仿真了基于CPLD的PSK系统单元设计,在阐述调制解调系统的基本原理与设计方法的同时,又详细地介绍了系统的总体电路框图及各个模块的具体软硬件实现。作者以VHDL作为设计的硬件描述语言,在Altera公司的Maxplus2开发平台上进行了程序设计及波形仿真。“自顶向下”是本设计的主要特色,所有程序都通过了以EPM7128SLC84-7作为主芯片的CPLD实验开发板的硬件调试。    关键词:调制解调、CPLD、VHDL   1 引言      现代通信系统要求通信距离远、
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:75776
    • 提供者:weixin_38653085
  1. 一种新型的正弦信号发生器的设计与实现

  2. 摘要:为地输出正弦波、调幅波、调频波、PSK、ASK等信号及保证信号的高可靠性,设计出一种新型的正弦信号发生器。该正弦信号发生器以可编程逻辑器件CPLD和单片机AT89S52为基础,采用数字频率合成DDS技术实现频率合成功能,结合高速D/A器件AD9713使得输出频率维持在1 k~10 MHz范围内,步进为100 Hz,且通过对CPLD采用相应的数字控制算法实现调频FM,调幅AM和键控PSK、ASK数字调制功能。测试结果表明,设计的正弦信号发生器输出信号稳定度优于10-4,在频率范围内50 Ω的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:708608
    • 提供者:weixin_38581447