您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. VHDL&VerilogHDL简明教程.

  2. 在本章开始我们了解一下什么是硬件描述语言以及数字系统设计中的一些基本概念。在 设计中,FPGA、CPLD 等可编程器件得到了越来越多的应用,其一是因为这些器件可以在其 中实现许多分立元器件实现的功能,这样就缩小了电路板的面积;其二,这些器件的可编程 使得设计可以随时变更,而不需要重新布线制板。当我们的设计验证通过之后,如果需要大 批量生产时候,我们可以把可编程器件中的设计交给半导体厂商进行流片,这样可以大大降 低生产成本,如果设计的芯片有较好的通用性,我们还可以去出售自己设计的芯片了。EDA
  3. 所属分类:嵌入式

    • 发布日期:2009-08-06
    • 文件大小:830464
    • 提供者:lpyzckl
  1. LED的VHDL代码

  2. 该程序是VHDL在CPLD上的运行程序,且该程序已经在CPLD开发板上已经运行通过,如果要改动的话需要改动相应的引脚说明
  3. 所属分类:其它

    • 发布日期:2009-10-14
    • 文件大小:281600
    • 提供者:kulaozong
  1. 基于cpld信号发生器

  2. 包含信号发生器的程序设计和设计报告。此信号发生器包括模块,分频器模块,递减锯齿波模块,递增锯齿波模块,三角波模块,方波模块,阶梯波模块,选择模块和译码模块。报告中包含所有程序代码,设计思路等多方面东西。
  3. 所属分类:专业指导

    • 发布日期:2010-03-26
    • 文件大小:817152
    • 提供者:liuqinwen8892
  1. CPLD实现的SPI控制的PWM代码

  2. CPLD实现的SPI控制的PWM PWM精度6bit 4路PWM输出 为了减少对电源的冲击,4路PWM的相位是不同的 语言VHDL
  3. 所属分类:其它

    • 发布日期:2010-05-03
    • 文件大小:2048
    • 提供者:qg_zhu
  1. 数据采集系统设计 用FPGA+程序代码

  2. 数据采集控制系统的设计与分析 设计要求用一片CPLD/FPGA、模数转换器ADC和数模转换器DAC构成一个数据采集系统,并用CPLD/FPGA实现数据采集中对A/D转换、数据运算、D/A转换以及有关数据显示的控制。数据采集和控制系统是对生产过程或科学实验中各种物理量进行实时采集、测试和反馈控制的闭环系统。它在工业控制、军事电子设备、医学监护等许多领域发挥着重要作用。 附加程序代码
  3. 所属分类:软件测试

    • 发布日期:2011-04-23
    • 文件大小:2097152
    • 提供者:lanshahong
  1. 基于CPLD的大型彩灯控制

  2. 基于cpld的彩灯控制,内有详细的结构描述以及部分vhdl 代码可供参考。
  3. 所属分类:嵌入式

    • 发布日期:2011-05-20
    • 文件大小:360448
    • 提供者:lxsysl
  1. VHDL & Verilog HDL 简明教程

  2. 我们了解一下什么是硬件描述语言以及数字系统设计中的一些基本概念。在 设计中,FPGA、CPLD 等可编程器件得到了越来越多的应用,其一是因为这些器件可以在其 中实现许多分立元器件实现的功能,这样就缩小了电路板的面积;其二,这些器件的可编程 使得设计可以随时变更,而不需要重新布线制板。当我们的设计验证通过之后,如果需要大 批量生产时候,我们可以把可编程器件中的设计交给半导体厂商进行流片,这样可以大大降 低生产成本,如果设计的芯片有较好的通用性,我们还可以去出售自己设计的芯片了。EDA (Elec
  3. 所属分类:嵌入式

    • 发布日期:2011-08-10
    • 文件大小:276480
    • 提供者:yiweiguo
  1. 高速图像数据记录装置的设计与实现

  2. 论文首先对系统设计要求进行了分析,提出了系统设计的工作流程和整体实现架构。紧接着对系统电源需求和功耗做了分析,完成了系统供电电路,并对输入图像信号RS-644格式进行了分析,以此开发了图像信号调理电路。然后,论文对IDE硬盘规范进行了理论分析,提出了以FLEX10K20为逻辑控制平台,TMS320LF2407为系统控制器把数据直接写入硬盘的存储电路实现方法并完成了硬件和软件设计。其中,系统逻辑设计在QuartusⅡ7.2开发环境下采用VHDL语言完成,DSP软件设计在CCS开发环境下采用汇编语
  3. 所属分类:硬件开发

    • 发布日期:2011-11-25
    • 文件大小:1048576
    • 提供者:peggylen
  1. tms320C6416T CPLD的VHDL代码

  2. tms320C6416T CPLD的VHDL代码
  3. 所属分类:硬件开发

    • 发布日期:2012-04-01
    • 文件大小:40960
    • 提供者:adadboy2008
  1. 基于FPGACPLD应用设计的23点经验总结.doc )

  2. 基于FPGA/CPLD应用设计的23点经验总结——关于VHDL代码风格 FPGA/CPLD应用设计200例
  3. 所属分类:硬件开发

    • 发布日期:2013-08-07
    • 文件大小:24576
    • 提供者:skyzjx12
  1. CPLD原理图和测试代码

  2. 资源包含了CPLD(EPM7128)原理,电路包含小系统和LED、按钮、蜂鸣器等,以及简单的测试程序,对于初学者可以按部就班快速入门学习。
  3. 所属分类:其它

    • 发布日期:2013-09-01
    • 文件大小:563200
    • 提供者:iomboy
  1. 基于VHDL的TFT LCD屏控制器的CPLD程序

  2. 本代码详细的包括了TFT和LCD屏的 CPLD代码
  3. 所属分类:电信

    • 发布日期:2014-03-11
    • 文件大小:870400
    • 提供者:u014033938
  1. VHDL 译码器

  2. 基于CPLD的译语言码器代码,VHDL语言编写,适用于quartes II 软件
  3. 所属分类:其它

    • 发布日期:2018-06-17
    • 文件大小:988
    • 提供者:qq_37648076
  1. 基于CPLD译码的DSP二次Bootloader方法介绍

  2. 以实际项目开发为背景,介绍了一种基于CPLD译码的TITMS320VC55x系列DSP大程序的二次引导方法。阐述了DSP与CPLD以及Flash存储器之间的硬件接口电路设计及二次Bootloader方法的实现,给出了CPLD译码的VHDL代码。实验证明,利用CPLD的快速译码实现的DSP二次Bootloader方法,接口简单、编程方便、有较强的通用性和可靠性。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:90112
    • 提供者:weixin_38650508
  1. 异步通信起始位正确检测的VHDL实现

  2. 基于FPGA/CPLD的UART设计众多,本文分析了3倍频采样方法存在的不足,同时分析了16倍频采样对起始位检测的可靠性,并给出相关的VHDL硬件描述语言程序代码。
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:158720
    • 提供者:weixin_38744375
  1. FPGA入门:Verilog/VHDL语法学习的经验之谈

  2. FPGA/CPLD器件的设计输入有很多种方式,如绘制原理图、编写代码或是调用IP核。早期的工程师对原理图的设计方式情有独钟,这种输入方式应付简单的逻辑电路还凑合,应该算得上简单实用,但随着逻辑规模的不断攀升,这种落后的设计方式已显得力不从心。取而代之的是代码输入的方式,当今绝大多数的设计都采用代码来完成。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:110592
    • 提供者:weixin_38545768
  1. 基于CPLD译码的DSP二次Bootloader方法

  2. 以实际项目开发为背景,介绍了一种基于CPLD译码的TI TMS320VC55x系列DSP大程序的二次引导方法。阐述了DSP与CPLD以及Flash存储器之间的硬件接口电路设计及二次Bootloader方法的实现,给出了CPLD译码的VHDL代码。实验证明,利用CPLD的快速译码实现的DSP二次Bootloader方法,接口简单、编程方便、有较强的通用性和可靠性。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:150528
    • 提供者:weixin_38557757
  1. 嵌入式系统/ARM技术中的定制新的PicoBlaze处理器

  2. PicoBlaze处理器是一种8位嵌入式处理器软核,Xilinx提供了完整的汇编编译系统和用VHDL语言编写的标准处理器源程序。通过这些,设计者可以修改程序,并增加或减少功能块,以定制专用的处理器模块和指令系统。特别是对逻辑资源和价格比较敏感的设计,如CPLD器件等,设计专用的处理器模块显得更为重要,PicoBlaze处理器的一个很大的优势是具有增加或删除指令的能力。   PicoBlaze处理器的VHDL代码和与其对应的汇编程序的C语言代码非常容易修改。由于在FPGA器件有充分的资源提供给P
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:92160
    • 提供者:weixin_38742124
  1. EDA/PLD中的异步通信起始位正确检测的VHDL实现

  2. 摘要: 基于FPGA/CPLD的UART设计众多,本文分析了3倍频采样方法存在的不足,同时分析了16倍频采样对起始位检测的可靠性,并给出相关的VHDL硬件描述语言程序代码。     关健词: 异步数据;UART;FPGA/CPLD;VHDL    概述   随着电子设计自动化(EDA)技术的发展,可编程逻辑器件FPGA/CPLD已经在许多方面得到了广泛应用,而UART(通用异步收发器) 是在数字通信和控制系统中广泛使用的串行数据传输协议。因此越来越多用户根据自己的需要,以EDA技术作为
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:79872
    • 提供者:weixin_38621638
  1. 异步通信起始位正确检测的VHDL实现

  2. 摘要: 基于FPGA/CPLD的UART设计众多,本文分析了3倍频采样方法存在的不足,同时分析了16倍频采样对起始位检测的可靠性,并给出相关的VHDL硬件描述语言程序代码。     关健词: 异步数据;UART;FPGA/CPLD;VHDL    概述   随着电子设计自动化(EDA)技术的发展,可编程逻辑器件FPGA/CPLD已经在许多方面得到了广泛应用,而UART(通用异步收发器) 是在数字通信和控制系统中广泛使用的串行数据传输协议。因此越来越多用户根据自己的需要,以EDA技术作为
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:78848
    • 提供者:weixin_38526650
« 12 »