点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - CPU的设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
简单CPU的设计,简单CPU的设计
简单CPU的设计简单CPU的设计简单CPU的设计简单CPU的设计
所属分类:
专业指导
发布日期:2009-06-09
文件大小:325632
提供者:
c447279704
计算机组成原理(CPU)的设计
计算机组成原理实验:CPU的设计,可以参考,哈哈
所属分类:
专业指导
发布日期:2009-10-04
文件大小:192512
提供者:
hjoksky
计算机设计与实践大作业 cpu的设计
计算机设计与实践大作业 cpu的设计 计算机设计与实践大作业 cpu的设计 计算机设计与实践大作业 cpu的设计
所属分类:
专业指导
发布日期:2010-05-21
文件大小:1048576
提供者:
wanggood01
cpu的设计实现cpu的设计实现cpu的设计实现
cpu的设计实现cpu的设计实现cpu的设计实现cpu的设计实现
所属分类:
专业指导
发布日期:2010-05-21
文件大小:1016832
提供者:
wanggood01
一种带Cache的嵌入式CPU的设计与实现
一种带Cache的嵌入式CPU的设计与实现
所属分类:
硬件开发
发布日期:2011-04-01
文件大小:153600
提供者:
zydzzmzyd
基于VHDL的简单CPU的设计与实现
基于VHDL的简单CPU的设计与实现, 基于VHDL的简单CPU的设计与实现, 基于VHDL的简单CPU的设计与实现, 基于VHDL的简单CPU的设计与实现, 基于VHDL的简单CPU的设计与实现, 基于VHDL的简单CPU的设计与实现, 基于VHDL的简单CPU的设计与实现,基于VHDL的简单CPU的设计与实现
所属分类:
嵌入式
发布日期:2011-05-05
文件大小:809984
提供者:
kingxiaokang
简单CPU的设计
数字逻辑电路实验: lab15 简单CPU的设计实验包含代码,截图,报告等
所属分类:
硬件开发
发布日期:2011-11-01
文件大小:1048576
提供者:
luonew91
COA课程设计
COA中cpu的设计准则,内有详细的cpu设计方法
所属分类:
专业指导
发布日期:2012-05-19
文件大小:189440
提供者:
fire__fox
CPU的设计微程序控制器设计
计算机组成原理课程设计,微程序控制器的设计,CPU的设计
所属分类:
硬件开发
发布日期:2013-04-17
文件大小:313344
提供者:
l993886823
多周期CPU的设计
计算机组织与系统结构多周期CPU的设计,所有代码,quarters运行
所属分类:
专业指导
发布日期:2013-11-26
文件大小:40894464
提供者:
u012966480
基于VHDL语言的8位RISC-CPU的设计
基于VHDL语言的8位RISC-CPU的设计
所属分类:
硬件开发
发布日期:2013-12-06
文件大小:465920
提供者:
wzc1992916
Verilog 单周期cpu的设计
Verilog 单周期cpu的设计
所属分类:
嵌入式
发布日期:2015-06-04
文件大小:1048576
提供者:
u011320052
16位CISC CPU的设计及仿真
16位CISC CPU的设计及仿真,复杂指令集CPU设计VHDL代码。
所属分类:
硬件开发
发布日期:2016-07-05
文件大小:800768
提供者:
i12344
8位CPU的设计与实现
参考所给的16位实验CPU的设计与实现,体会其整体设计思路,并理解该CPU的工作原理。在此基础上,对该16位的实验CPU(称为ExpCPU-16)进行改造,以设计得到一个8位的CPU。总的要求是将原来16位的数据通路,改成8位的数据通路,即: 1.将原来8位的OP码,改成4位的OP码; 2.将原来8位的地址码(包含2个操作数),改成4位的地址码(包含2个操作数)。 在上述总要求的基础上,对实验CPU的指令系统、ALU、控制器、寄存器、存储器进行相应的改造。
所属分类:
专业指导
发布日期:2018-06-04
文件大小:1048576
提供者:
g971105
计算机组成原理简单单周期CPU的设计
计算机组成原理简单单周期CPU的设计,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,
所属分类:
讲义
发布日期:2018-01-20
文件大小:442368
提供者:
sinat_41655765
流水线CPU的设计.rar
计算机组成与设计的实验——流水线CPU的设计,加深对CPU架构的理解。
所属分类:
讲义
发布日期:2019-07-06
文件大小:22528
提供者:
qq_37709671
一种带Cache的嵌入式CPU的设计与实现
本文主要讲一种带Cache的嵌入式CPU的设计与实现,给出了流水线CPU的关键模块的VHDL实现,经过逻辑综合和仿真,仿真结果表明在时序上设计的嵌入式CPU很好地满足了流水线的要求。生成位流数据文件对FPGA进行器件编程,FPGA芯片可以在50 MHz的时钟频率下稳定的运行。
所属分类:
其它
发布日期:2020-08-13
文件大小:159744
提供者:
weixin_38686153
一个非常简单的CPU的设计.rar
一个教学用的简单的8位的4条指令的CPU的逻辑电路设计,一个教学用的简单的8位的4条指令的CPU的逻辑电路设计
所属分类:
嵌入式
发布日期:2020-09-15
文件大小:389120
提供者:
u011763775
一种带Cache的嵌入式CPU的设计与实现
基于FPGA平台实现了嵌入式RISC CPU的设计。根据项目要求,实现指令集为MIPS CPU指令集的一个子集,分析指令处理过程,构建了嵌入式CPU的5级数据通路。分析了流水线产生的相关性问题,采用数据前推技术和软件编译结合的解决方案。给出了控制单元、运算单元、指令Cache的实现与设计。在FPGA平台上实现并验证了CPU的设计。
所属分类:
其它
发布日期:2020-10-26
文件大小:222208
提供者:
weixin_38514322
嵌入式系统/ARM技术中的一种带Cache的嵌入式CPU的设计与实现
摘 要: 基于FPGA平台实现了嵌入式RISC CPU的设计。根据项目要求,实现指令集为MIPS CPU指令集的一个子集,分析指令处理过程,构建了嵌入式CPU的5级数据通路。分析了流水线产生的相关性问题,采用数据前推技术和软件编译结合的解决方案。给出了控制单元、运算单元、指令Cache的实现与设计。在FPGA平台上实现并验证了CPU的设计。 随着集成电路设计和工艺技术的发展,嵌入式系统已经在PDA、机顶盒、手机等信息终端中被广泛应用。嵌入式系统具有电路尺寸小、成本低廉、可靠性高、功耗低等
所属分类:
其它
发布日期:2020-11-06
文件大小:183296
提供者:
weixin_38689027
«
1
2
3
4
5
6
7
8
9
10
...
50
»