点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - CPU的逻辑设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
CPU的逻辑设计VHDL
CPU的逻辑设计,CPU的逻辑设计,CPU的逻辑设计,CPU的逻辑设计
所属分类:
专业指导
发布日期:2010-10-13
文件大小:325632
提供者:
hbu_rainboy
简单CPU的逻辑设计毕业设计(论文)
简单CPU的逻辑设计 毕业设计 。简单CPU的逻辑设计 毕业设计。
所属分类:
硬件开发
发布日期:2011-10-19
文件大小:15728640
提供者:
pllc200700
简单CPU的设计
数字逻辑电路实验: lab15 简单CPU的设计实验包含代码,截图,报告等
所属分类:
硬件开发
发布日期:2011-11-01
文件大小:1048576
提供者:
luonew91
VHDL基于MIPS指令集的32位CPU设计(含源码)
本文的主体部分首先详细描述了处理器各个独立功能模块的设计,为后续的整体设计实现提供逻辑功能支持。随后按照单周期、多周期、流水线的顺序,循序渐进的围绕着指令执行过程中需经历的五个阶段,详细描述了3个版本的处理器中各阶段的逻辑设计。在完成了各个版本的CPU的整体逻辑设计后,通过Quartus II时序仿真软件在所设计的CPU上运行了测试程序,测试输出波形表明了处理器逻辑设计的正确性。 附录包含了三个版本处理器实现的源码。
所属分类:
专业指导
发布日期:2012-11-19
文件大小:10485760
提供者:
toomj
计算机硬件实验实验报告
基于MIPS架构的单周期架构的单周期CPU的逻辑设计和功能模拟 综合运用“ 计算机组成原理”和综合运用“ 计算机组成原理”和综合运用“ 计算机组成原理”和综合运用“ 计算机组成原理”和模拟 与数字逻辑电路”等课程的知识, 与数字逻辑电路”等课程的知识, 通过 对一个具有基本功能的CPU的电路设计与功能调试, 加深 对计算机 的组成结构, 特别是CPU的组成结构与工作原理认识
所属分类:
讲义
发布日期:2014-11-30
文件大小:3145728
提供者:
u011679550
8位CPU软核设计与应用研究
本文首先介绍了SoC中的架构设计,概述了SOC中的软硬件结构,包括处理 器、片上总线等等。然后结合ASIC设计方法对RTL设计、逻辑综合方法进行了 较为深入的研究,同时对CPU的设计方法进行了一定的研究。最后通过研究生阶 段的项目80C51软核的设计及应用说明了IC设计的流程及8位CPU软核的设计 与应用。 本论文的主要研究结果为: 1、深入研究了当前lC前端设计的方法,包括RTL设计、逻辑综合和验证等。 2、研究了8位CPU软核的设计方法。 3、详细研究了80C51软核设计改进方法和验证方法
所属分类:
其它
发布日期:2015-01-18
文件大小:7340032
提供者:
qq_25419287
基于单片机的逻辑分析仪论文
逻辑分析仪也称逻辑示波器,它是用来分析数字系统逻辑关系的一种仪器。逻辑分析仪的主要作用有二个:一是用于观察的形式显示出数字系统的运行情况,相当于 扩展了人们的视野,起一个逻辑显示器的作用;二是对系统运行进行分析和故障诊断。 一般的逻辑分析仪是由数据获取和数据显示两大部分组成的。前者捕获并存储 所要观察分析的数据,后者用多种形式显示这些数据。在这里,关键是触发.它的作 用是在被分析的数据流中按索特定的数据字。一旦发现这个数据字,便产生触发信号 去控制和存储有效数据。因此,它决定了观察的数据窗口在
所属分类:
硬件开发
发布日期:2018-06-19
文件大小:253952
提供者:
longxianghua
CPU的逻辑电路设计方法.rar
本书详细介绍CPU的逻辑电路设计方法并给出实际的逻辑电路以及功能模拟结果。全书共分十章,首先从数字逻辑和CPU逻辑电路设计开始,以MIPS体系结构中比较典型的指令为样板,讨论了单周期和多周期的CPU设计技术;然后,讨论了系统控制协处理器的设计;最后讨论了较为复杂的存储管理设计技术、中断和例外管理设计技术和流水线CPU设计技术。书中还用MIPS汇编语言编写了用于CPU测试的简单程序,对所设计的CPU逻辑电路进行功能模拟,以验证CPU逻辑电路的正确性。这些电路和程序以及测试波形图均在书中给出。
所属分类:
其它
发布日期:2019-07-23
文件大小:14680064
提供者:
weixin_39840387
简单16位CPU硬件逻辑设计.zip
使用quartus制作简单的单周期16位CPU设计。 单周期CPU的特点是每条指令的执行需要一个时钟周期,一条指令执行完再执行下一条指令。 该设计中包括控制单元、运算单元和存储单元,组成部件有:寄存器堆、存储器、控制器、PC 计数器、ALU 运算器以及几个数据选择器 MUX,实现了ADD,LW,SW,J,MOV,JUMP(间接跳)六条指令。
所属分类:
专业指导
发布日期:2020-04-29
文件大小:4194304
提供者:
m0_46795297
一种带Cache的嵌入式CPU的设计与实现
本文主要讲一种带Cache的嵌入式CPU的设计与实现,给出了流水线CPU的关键模块的VHDL实现,经过逻辑综合和仿真,仿真结果表明在时序上设计的嵌入式CPU很好地满足了流水线的要求。生成位流数据文件对FPGA进行器件编程,FPGA芯片可以在50 MHz的时钟频率下稳定的运行。
所属分类:
其它
发布日期:2020-08-13
文件大小:159744
提供者:
weixin_38686153
一个非常简单的CPU的设计.rar
一个教学用的简单的8位的4条指令的CPU的逻辑电路设计,一个教学用的简单的8位的4条指令的CPU的逻辑电路设计
所属分类:
嵌入式
发布日期:2020-09-15
文件大小:389120
提供者:
u011763775
单片机与DSP中的一文看懂单片机与CPU的相似与不同
什么是单片机,相信很多人都还不知道。也不知道单片机的作用是什么。单片机简称为单片微控制器(Microcontroler),它不是完成某一个逻辑功能的芯片,而是把一个计算机系统集成到一个芯片上,相当于一个微型的计算机,因为它最早被用在工业控制领域。单片机由芯片内仅有CPU的专用处理器发展而来。最早的设计理念是通过将大量外围设备和CPU集成在一个芯片中,使计算机系统更小,更容易集成进复杂的而对提及要求严格的控制设备当中。Intel的Z80是最早按照这种思想设计出的处理器,从此以后,单片机和专用处理器
所属分类:
其它
发布日期:2020-10-15
文件大小:219136
提供者:
weixin_38600341
基础电子中的单片机控制板的三大设计原则
导读:本文将为您详解单片机控制板在设计过程中需遵循的三大原则及一些注意事项。 单片机控制板在设计过程中,需要遵循的如下原则: 1.在元器件的布局方面,应该把相互有关的元件尽量放得靠近一些,例如,时钟发生器、晶振、CPU的时钟输入端都易产生噪声,在放置的时候应把它们靠近些。对于那些易产生噪声的器件、小电流电路、大电流电路开关电路等,应尽量使其远离单片机的逻辑控制电路和存储电路(ROM、RAM),如果可能的话,可以将这些电路另外制成电路板,这样有利于抗干扰,提高电路工作的可靠性。
所属分类:
其它
发布日期:2020-10-20
文件大小:117760
提供者:
weixin_38752459
基础电子中的 非接触式CPU卡的空中传输协议的软硬件设计
普通的逻辑加密卡,如Mifare1卡(即M1卡),由非易失性存储器和硬件加密逻辑组成,通过校验密码的方式来保护卡内的数据,其具有一定的安全性,但这只是低层次的安全保护,无法防范恶意性的攻击,因此无法满足更高的安全性和更复杂的多应用的需求。而CPU卡内部具有微处理器芯片,且固化有COS操作系统,可执行严谨的加密运算,安全性极高,灵活性强,且存储容量大。来看一组金融领域的数据,截至2014年6月底,全国金融IC卡累计发行超过8.7亿张,其中上半年金融IC卡新增2.84亿张,占新增银行 卡总量的82%
所属分类:
其它
发布日期:2020-10-19
文件大小:69632
提供者:
weixin_38748263
RF905无线通信IP软核的优化设计
利用DMA数据传输方式的特点,设计了一种基于DMA方式的RF905无线通信IP软核。该IP软核基于AVALON总线,其控制和运算逻辑由一片FPGA芯片完成,适合应用于NIOSII嵌入式系统。测试与验证表明,该IP软核在传输数据时大大降低了CPU的占用时间,提高了嵌入式系统的性能并且占用较少资源,与一般的IP硬核相比,速度快,成本低,灵活性好,可移植性强,从而更能满足短距离无线通信的要求。该IP软核已应用于某无线电力参数监测系统中。
所属分类:
其它
发布日期:2020-10-18
文件大小:273408
提供者:
weixin_38553466
嵌入式系统/ARM技术中的一款32位嵌入式CPU的定点加法器设计
摘要:根据一块32位嵌入式CPU的400MHz主频的要求,结合该CPU五级流水线结构,并借鉴各种算法成熟的加法器,提出了一种电路设计简单、速度快、功耗低、版图面积小的32位改进定点加法器的设计方案,为后续浮点加法器的设计提供了很好的铺垫。 关键词:借鉴 改进 定点 加法器从CPU的指令执行频率上看,算术逻辑单元、程序计数器、协处理器是CPU中使用频率最多的模块,而加法器正是这些模块的核心部件,几乎所有的关键路径都与之有关,因而设计一种通用于这些模块的加法器是整个CPU设计中关键的一步。为此
所属分类:
其它
发布日期:2020-12-10
文件大小:83968
提供者:
weixin_38680764
嵌入式系统/ARM技术中的一款32位嵌入式CPU的定点加法器设
从CPU的指令执行频率上看,算术逻辑单元、程序计数器、协处理器是CPU中使用频率最多的模块,而加法器正是这些模块的核心部件,几乎所有的关键路径都与之有关,因而设计一种通用于这些模块的加法器是整个CPU设计中关键的一步。为此,笔者根据32位CPU的400MHz主频的要求,结合CPU流水线结构,借鉴各种算法成熟的加法器,提出一种电路设计简单、速度快、功耗低、版图面积小的32位改进定点加法器的设计方案。 1 设计思想 对于高性能CPU中使用的加法器,速度显然是第一位的,所以考
所属分类:
其它
发布日期:2020-12-08
文件大小:272384
提供者:
weixin_38727453
数字:数字逻辑设计器和电路模拟器-源码
数字的 Digital是一种易于使用的数字逻辑设计器和电路模拟器,设计用于教育目的。 及安装 无需安装,只需解压缩Digital.zip文件即可。 在Windows机器上,可以执行EXE文件,在Linux上,可以启动Shell脚本,而在MacOS上,可以直接启动JAR文件。 要运行Digital,需要 (至少为JRE 8)。 如果在系统上启动Digital时遇到任何问题,请尝试从命令行运行Digital: java -jar Digital.jar 特征 这些是Digital的主要功能:
所属分类:
其它
发布日期:2021-02-13
文件大小:13631488
提供者:
weixin_42120405
单片机控制板的三大设计原则
导读:本文将为您详解单片机控制板在设计过程中需遵循的三大原则及一些注意事项。 单片机控制板在设计过程中,需要遵循的如下原则: 1.在元器件的布局方面,应该把相互有关的元件尽量放得靠近一些,例如,时钟发生器、晶振、CPU的时钟输入端都易产生噪声,在放置的时候应把它们靠近些。对于那些易产生噪声的器件、小电流电路、大电流电路开关电路等,应尽量使其远离单片机的逻辑控制电路和存储电路(ROM、RAM),如果可能的话,可以将这些电路另外制成电路板,这样有利于抗干扰,提高电路工作的可靠性。
所属分类:
其它
发布日期:2021-01-20
文件大小:326656
提供者:
weixin_38563871
非接触式CPU卡的空中传输协议的软硬件设计
普通的逻辑加密卡,如Mifare1卡(即M1卡),由非易失性存储器和硬件加密逻辑组成,通过校验密码的方式来保护卡内的数据,其具有一定的安全性,但这只是低层次的安全保护,无法防范恶意性的攻击,因此无法满足更高的安全性和更复杂的多应用的需求。而CPU卡内部具有微处理器芯片,且固化有COS操作系统,可执行严谨的加密运算,安全性极高,灵活性强,且存储容量大。来看一组金融领域的数据,截至2014年6月底,全国金融IC卡累计发行超过8.7亿张,其中上半年金融IC卡新增2.84亿张,占新增银行 卡总量的82%
所属分类:
其它
发布日期:2021-01-20
文件大小:68608
提供者:
weixin_38742951
«
1
2
3
4
5
6
7
8
9
10
...
32
»