点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - CSD优化资源消耗不到原来1/3
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
经过CSD优化61阶FPGA FIR滤波器 VHDL 程序
经过CSD优化的FIR滤波器,16位系数,输入16 位 输出32位,61阶,资源消耗不到普通对称结构FIR的1/3,经过严格时序分析验证。速度有了极大的提高(是普通结构的1.5倍以上)。 提示:该程序由自行设计的软件工具(王氏幽灵数字工具箱--能够生成任意点(合法的)FFT,二维FFT,FIR(自动识别matlab系数文件.fcf),IIR,DCT,等经过优化的VHDL程序)自动生成,内部包含一个多输入流水线加法器,FIR模块,感兴趣的学者,可以邮件:fpga_dsp@qq.com,大家共同学
所属分类:
电信
发布日期:2012-04-16
文件大小:3072
提供者:
fpga_dsp