点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - CoolRunner-II器件的内部互连矩阵
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
EDA/PLD中的CoolRunner-II器件的高级内部互连矩阵
在CoolRunner-II器件中,高级内部互连矩阵(Advanced Interconnect Matrix,AIM)用于CPLD内部功能模块之间的高速连接,可为每个功能模块提供40个数据输入通道及16个全局控制信号。此外,每个功能模块中的16个宏单元各自还有一个反馈通道(共16个)输出到高级内部互连矩阵,如图所示。该信号通道由于直接由乘积项输出,没有经过触发器,所以不仅具有高速特性,而且可为乘积项逻辑提供额外的共享资源。该通道可以通过约束设计或软件来启用或关闭。 如图 CoolRu
所属分类:
其它
发布日期:2020-11-17
文件大小:62464
提供者:
weixin_38731226
EDA/PLD中的CoolRunner-II器件的时序模型描述
Coo1Runner-Ⅱ器件外部信号从引脚进入器件后通过输入/输出模块级内部互连矩阵AIM从AIM再分配到各个功能模块。在整个过程中都需要附加额外的延迟 真延迟的多少取决于信号传输的路径和模块的种类,对于Coo1Runner-Ⅱ器件来说,各个路径和模块的延迟特性是固定和独立的,其时序模型(Timing Model)如图所示。 如图 CoolRunner-II的时序模型 如图中各个延迟参数及其说明如表所示。 如表 CoolRunner-II各个延迟参数及其说明
所属分类:
其它
发布日期:2020-11-17
文件大小:185344
提供者:
weixin_38703277
CoolRunner-II器件的时序模型描述
Coo1Runner-Ⅱ器件外部信号从引脚进入器件后通过输入/输出模块级内部互连矩阵AIM从AIM再分配到各个功能模块。在整个过程中都需要附加额外的延迟 真延迟的多少取决于信号传输的路径和模块的种类,对于Coo1Runner-Ⅱ器件来说,各个路径和模块的延迟特性是固定和独立的,其时序模型(Timing Model)如图所示。 如图 CoolRunner-II的时序模型 如图中各个延迟参数及其说明如表所示。 如表 CoolRunner-II各个延迟参数及其说明
所属分类:
其它
发布日期:2021-01-19
文件大小:227328
提供者:
weixin_38508497
CoolRunner-II器件的内部互连矩阵
在CoolRunner-II器件中,内部互连矩阵(Advanced Interconnect Matrix,AIM)用于CPLD内部功能模块之间的高速连接,可为每个功能模块提供40个数据输入通道及16个全局控制信号。此外,每个功能模块中的16个宏单元各自还有一个反馈通道(共16个)输出到内部互连矩阵,如图所示。该信号通道由于直接由乘积项输出,没有经过触发器,所以不仅具有高速特性,而且可为乘积项逻辑提供额外的共享资源。该通道可以通过约束设计或软件来启用或关闭。 如图 CoolRunner
所属分类:
其它
发布日期:2021-01-19
文件大小:75776
提供者:
weixin_38752628
CoolRunner-II器件的逻辑结构
器件的工作速度利灵活的内部结构往往是设计者在选择器件时非常关心的因素,这些因素完全取决于逻辑器件的内部结构.CPLD的拓扑结构通常是一和“粗颗粒”的总线形式,即由较大逻辑块结构、内部互连总线、输入/输出接口和全局资源等构成。同样CoolRunne-Ⅱ由功能枝块输入/输出模块和互连矩阵(AIM)构成。其中,功能模块用于实现CPLD的可编程逻辑,根据器件的规摸,其功能模块的数量也有区别:输入/输出模块用于提供CPLD的输入缓冲和输出缓冲;⊥迕矩阵则用于CPLD的内部信吁迮接,如图所示。 图
所属分类:
其它
发布日期:2021-01-19
文件大小:95232
提供者:
weixin_38522552