您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于c语言的信号发生器程序及仿真

  2. DDFS由相位累加器、正弦查找表、DAC和低通滤波器组成。参考时钟是一个稳定的晶振,相位累加器类似计数器,在每个时钟脉冲输入时,它就输出一个相位增量,即把频率控制字FSW的数据变成相位抽样来确定输出频率。相位增量随指令FSW的不同而不同,用这数据寻址时,正弦查表就把存储的抽样值转换成正弦波幅度的数字量。DAC把数字量变成模拟量,低通滤波平滑并滤掉带外杂散后,得到所需波形。
  3. 所属分类:C

  1. 《EDA技术实用教程》实验选编

  2. 专题一:计数分频器设计 4 专题二:存储器定制 7 实验一:快速乘法器电路设计 11 实验二:高速数字相关器设计 17 实验三:TLC5510高速A/D转换器控制 21 实验四:直接数字频率合成器(DDFS)设计 23 实验五:基于直接数字频率合成技术的任意波形发生器 28 **本材料中所有实验都有相应代码。各实验均经Altera QuartusII4.0编译仿真无误,并在GW48/PK EDA实验系统EP1K30TC144-3器件上验证通过。
  3. 所属分类:嵌入式

    • 发布日期:2009-07-05
    • 文件大小:5242880
    • 提供者:willgsh
  1. ML2036的简易正弦波发生器

  2. 1971年,由J.Tierney 和C.M.Tader 等人在 “A Digital Frequency Synthesizer”一文中首次提出了DDS的概念, DDS或DDFS 是 Direct Digital Frequency Synthesis 的简称 通常将此视为第三代频率合成技术. 它突破了前两种频率合成法的原理,从”相位”的概念出发进行频率合成. 这种方法不仅可以产生不同频率的正弦波,而且可以控制波形的初始相位. 还可以用DDS方法产生任意波形(AWG)
  3. 所属分类:C

    • 发布日期:2009-08-07
    • 文件大小:159744
    • 提供者:fangxianghuamei
  1. 基于FPGA的直接数字频率合成器的设计和实现

  2. 用于设计示波器的最佳选择,直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。
  3. 所属分类:硬件开发

    • 发布日期:2009-09-02
    • 文件大小:106496
    • 提供者:lyhwzsz1988
  1. 低频数字式移相信号发生器的设计

  2. 介绍了低频数字式移相信号发生器的原理,系统利用AVRmega8515 配合161384 MHz 的高速晶振,采用软件 DDFS 实现双路数字式移相信号发生器,由于使用优化算法,实现了61553 6 ×105 次/ s 的双路相位计算,从而实现了20 Hz 的频率步进和从20 Hz 到20148 kHz 的可移相的0~360°的信号输出,系统硬件结构简单,频率、相位稳定度高。
  3. 所属分类:其它

    • 发布日期:2009-11-26
    • 文件大小:145408
    • 提供者:lyfhjyh
  1. 简易自适应DDFS波形发生器

  2. 用于实验,基于Cyclone2芯片的一个小程序
  3. 所属分类:嵌入式

    • 发布日期:2010-01-03
    • 文件大小:1048576
    • 提供者:davidteng10
  1. 直接数字频率合成DDS原理中文简介

  2. 直接数字频率合成 DDS DDFS 中文 Direct Digital Synthesis
  3. 所属分类:专业指导

    • 发布日期:2010-01-16
    • 文件大小:691200
    • 提供者:ykzhou0029
  1. 500MSPSAWG序列模块设计与波形发生模块改进

  2. 电子科技大学优秀硕士毕业论文,论文中介绍了解决DDWS和DDFS合成信号的方法。
  3. 所属分类:专业指导

    • 发布日期:2010-05-20
    • 文件大小:1048576
    • 提供者:jonathliang
  1. 合成函数信号发生器的设计

  2. 该设计是以 FPGA为核心, 以 C8051F005单片机作为系统控制器, 利用直接数字频率合成 ( DDFS)技术来产生 所需要的波形。并且可通过无线传输任意波形数据。通过使用芯片 DAC908与 AD603实现信号的输出, 通过 NE5532的 调整, 使输出信号在 0~ 5 V内可调 。
  3. 所属分类:硬件开发

    • 发布日期:2011-04-08
    • 文件大小:483328
    • 提供者:zhujunlan
  1. 基于FPGA的DDFS信号源实现

  2. 本设计在不向外扩展ROM存储器的情况下,对DDFS设计执行 优化,充分运用 Cyclone II系列FPGA的片上资源,其输出正弦信号最高频率可达4 MHz以上。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:355328
    • 提供者:weixin_38727980
  1. 基于DDFS的程控音频仪器测试信号源设计

  2. 文中介绍一种基于DDFS(直接频率合成)技术的可编程音频仪器测试信号源设计。该系统采用单片机作为控制器,以FPGA(现场可编程门阵列)作为信号源的主要平台,利用DDFS技术产生一个按指数衰减的频率可调正弦衰减信号。测试结果表明,该系统产生的信号其幅度可以按指数规律衰减;其频率可以在1~4 KHz频率范围内按1 Hz步长步进。可以方便的用于测试音频仪器设备的放大和滤波性能。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:221184
    • 提供者:weixin_38628612
  1. 基于分段多项式近似的DDFS研究及FPGA实现

  2. 提出一种直接数字频率合成器(DDFS)的设计方法,采用分段多项式近似的算法模型代替传统的查找表方式,实现相位至余弦幅度的映射。选择拟合余弦函数均方误差最小的两段四阶偶次幂多项式,使在合成信号的无杂散动态范围(SFDR)达到最大(94.98 dBc)。然后基于FPGA实现了相幅映射为14位输入位宽结构的DDFS,对实现该方法定点量化的数字系统进行了分析和优化,结果表明,量化后的DDFS输出信号幅度的绝对误差小于2.6×10-4,SFDR约93 dBc,接近理论上的SFDR上界。该研究工作为下一代天
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:501760
    • 提供者:weixin_38542148
  1. 高精度DDFS信号源FPGA实现

  2. 本文的创新点为对DDFS设计进行优化,充分利用Cyclone II系列FPGA的片上资源,产生了最高频率可达9.312 5 MHz.最低频率分量及频率分辨率低至MHz量级的正弦信号。通过进一步优化DDFS各模块的性能,如减少相位累加器、数据取补码等模块的运算时间,进一步提高系统工作的最高频率;进一步优化后级滤波网络的特性等,就可以获得性能曲线更平滑,输出频率更高,带负载能力更强的优质的信号源。同时还可以增加FFT算法模块,对信号进行频谱分析等其他功能。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:180224
    • 提供者:weixin_38717574
  1. 基于CycloneII系列FPGA的DDFS信号源实现

  2. 本设计在不向外扩展ROM存储器的情况下,对DDFS设计进行优化,充分利用Cyclone II系列FPGA的片上资源,其输出正弦信号最高频率可达4 MHz以上。只要采用更好的方案进行设计,使采样点可以做到232个及以上,频率分辨率可以做到0.015 Hz,达到mHz量级,进一步提高信号源的输出信号频率范围及频率分辨率等技术指标,可利用Cyclone II系列芯片设计出性能优良的信号源,达到实用信号源的要求。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:279552
    • 提供者:weixin_38656989
  1. 基于FPGA的DDFS与DDWS两种实现方式

  2. DDS(Direct Digital Freqiaency Synthesizers)广泛应用于雷达系统、数字通信、电子对抗、电子测量等民用军用设备中。它是随着半导体技术和数字技术的快速发展而发展起来的新型的频率合成技术,与传统的VCO+PLL的模拟方式产生所需频率相比,DDS技术具有频率分辨率高,相位噪声低,带宽较宽,频谱纯度好等优点。这些技术指标在一个系统中是至关重要的,决定着一个系统的成败。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:190464
    • 提供者:weixin_38595019
  1. 基于FPGA的DDFS信号源实现

  2. DDFS技术是自21世纪70年代出现的一种新型的直接频率合成技术。DDFS技术是在信号的采样定理的基础上提出来的,从“相位”的概念出发,进行频率合成,不但可利用晶体振荡的高频率稳定度、高准确度,且频率改变方便,转换速度快,便于产生任意波形等,因此,DDFS技术是目前高精密度信号源的核心技术。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:217088
    • 提供者:weixin_38618312
  1. EDA/PLD中的基于CycloneII系列FPGA的DDFS信号源实现

  2. 0 引言   在电子信息领域,函数发生器(信号源)是通用的设备。近年来电子信息技术的飞速发展,使得各领域对信号源的要求在不断提高。不但要求其频率稳定度和准确度高,要求频率改变的方便性,而且还要求可以产生任意波形,输出不同幅度的信号等。而实现频率合成方法有许多种,但基本上可以归纳为直接频率合成和间接频率合成两大类方法。采用传统的频率合成技术要实现上述要求,几乎是不可能的。DDFS技术是自21世纪70年代出现的一种新型的直接频率合成技术。DDFS技术是在信号的采样定理的基础上提出来的,从“相位”的
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:256000
    • 提供者:weixin_38632916
  1. DDFS信号发生器.7z

  2. 学校电子测量课程设计,基于DDFS做的信号发生器。 所用软件:multisim绘制电路,keil编写代码生成.hex文件。 能力有限,还请各位大佬指正。
  3. 所属分类:嵌入式

    • 发布日期:2020-11-06
    • 文件大小:283648
    • 提供者:weixin_48592526
  1.  基于DDFS的程控音频仪器测试信号源设计

  2. 文中介绍一种基于DDFS(直接频率合成)技术的可编程音频仪器测试信号源设计。该系统采用单片机作为控制器,以FPGA(现场可编程门阵列)作为信号源的主要平台,利用DDFS技术产生一个按指数衰减的频率可调正弦衰减信号。测试结果表明,该系统产生的信号其幅度可以按指数规律衰减;其频率可以在1~4 KHz频率范围内按1 Hz步长步进。可以方便的用于测试音频仪器设备的放大和滤波性能。
  3. 所属分类:其它

    • 发布日期:2021-01-30
    • 文件大小:927744
    • 提供者:weixin_38593644
  1. 基于CycloneII系列FPGA的DDFS信号源实现

  2. 0 引言   在电子信息领域,函数发生器(信号源)是通用的设备。近年来电子信息技术的飞速发展,使得各领域对信号源的要求在不断提高。不但要求其频率稳定度和准确度高,要求频率改变的方便性,而且还要求可以产生任意波形,输出不同幅度的信号等。而实现频率合成方法有许多种,但基本上可以归纳为直接频率合成和间接频率合成两大类方法。采用传统的频率合成技术要实现上述要求,几乎是不可能的。DDFS技术是自21世纪70年代出现的一种新型的直接频率合成技术。DDFS技术是在信号的采样定理的基础上提出来的,从“相位”的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:349184
    • 提供者:weixin_38698539
« 12 3 4 »