您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DDR信号完整性的影响因素和提高信号完整性的方法

  2. DDR信号波形分析,完整性分析,包括信号完整性的影响因素和提高信号完整性的方法
  3. 所属分类:专业指导

    • 发布日期:2009-06-26
    • 文件大小:149504
    • 提供者:xujing5758
  1. DDR电路的信号完整性

  2. DDR电路的信号完整性DDR电路的信号完整性
  3. 所属分类:专业指导

    • 发布日期:2009-10-13
    • 文件大小:278528
    • 提供者:voritud
  1. DDR标准_物理尺寸参数资料_里面含有网站信息.rar

  2. 关于DDR标准的物理尺寸,关于信号接口标准以及芯片标准里面也有说明,
  3. 所属分类:嵌入式

    • 发布日期:2010-01-11
    • 文件大小:2097152
    • 提供者:uestc_zhangtao
  1. DDR 1/2/3参数和测量

  2. 介绍了DDR的最新的测试技术,里面的新的BGA适配器挺不错,很好的测试DDR信号的工具
  3. 所属分类:专业指导

    • 发布日期:2010-01-22
    • 文件大小:5242880
    • 提供者:boyshenjie
  1. DDR信号测量方法及信号完整性验证

  2. 随着DDR 存储技术的不断发展,DDR 信号的完整性问题也日益突出。要想在测 量中得到最佳结果,必须采用恰当的测量方法。本文所建议的利用MSO 分离读/写周 期并进行协议解码,以及利用区域触发功能分离读/写信号的方法在解决DDR 信号完 整性测量中的问题时,一定会给大家带来很大帮助。
  3. 所属分类:专业指导

    • 发布日期:2010-09-13
    • 文件大小:892928
    • 提供者:shaggy1984
  1. DDR电路的信号完整性 DDR电路的信号完整性

  2. DDR电路的信号完整性DDR电路的信号完整性DDR电路的信号完整性
  3. 所属分类:专业指导

    • 发布日期:2010-10-21
    • 文件大小:149504
    • 提供者:zhenwenxian
  1. DDR 信号PCB处理技巧

  2. DDR信号PCB详细处理及方法.供大家学习。
  3. 所属分类:硬件开发

    • 发布日期:2011-04-24
    • 文件大小:9216
    • 提供者:fkepe
  1. DDR内存布线指导_Micron.pdf

  2. Micro DDR 内存布线指导 观点 在现代高速数字电路的设计过程中,工程师总是不可避免的会与DDR 或者DDR2,SDRAM 打交道。DDR的工作频率很高,因此,DDR 的Layout 也就成为了一个十分关键的问题,很多时候,DDR 的布线直接影响着信号完整性。下面本文针对DDR 的Layout 问题进行讨论
  3. 所属分类:硬件开发

    • 发布日期:2012-02-20
    • 文件大小:423936
    • 提供者:hmanhcc
  1. DDR内存布线指导

  2. 在现代高速数字电路的设计过程中,工程师总是不可避免的会与DDR或者DDR2,SDRAM打交道。DDR的工作频率很高,因此,DDR的布线(或者Layout)也就成为了一个十分关键的问题,很多时候,DDR的布线直接影响着信号完整性。
  3. 所属分类:硬件开发

    • 发布日期:2012-03-30
    • 文件大小:410624
    • 提供者:realsendoh
  1. 智能手机信号完整性测试

  2. 智能手机的硬件电路设计越来越复杂,在非常小的空间内存在各种高速信号,仅仅依赖于功能测试已不能满足质量要求,信号完整性测试越来越必不可少。基于示波器的信号完整性测试包括了信号波形测试,时序测试,眼图测试,抖动测试,频谱测试等。智能手机的信号完整性测试主要包括小电压电源纹波测量,时钟信号测量,各种串行数据(USB2.0,MIPI,MHL)的一致性测量,产生行业组织要求的一致性测试报告,DDR测量,传输信道测量等。
  3. 所属分类:专业指导

    • 发布日期:2012-10-13
    • 文件大小:3145728
    • 提供者:globalgiant
  1. DDR 信号完整性测试介绍

  2. 详细介绍DDR 信号完整性测试,特征阻抗测试,频率测试
  3. 所属分类:专业指导

    • 发布日期:2012-11-15
    • 文件大小:688128
    • 提供者:weiyingbing123
  1. 针对DDR2-800和DDR3的PCB信号完整性设计

  2. 针对DDR2-800和DDR3的PCB信号完整性设计,指导DDR的高速PCB设计!
  3. 所属分类:硬件开发

    • 发布日期:2013-02-16
    • 文件大小:1048576
    • 提供者:paladinding
  1. 高速信号完整性工程师培训-DDR

  2. 高速信号完整性工程师培训,讲解比较深入,值得拥有
  3. 所属分类:硬件开发

    • 发布日期:2013-05-21
    • 文件大小:3145728
    • 提供者:redsnow23
  1. 高速信号完整性

  2. 高速信号完整性工程师培训课程 DDR原理及物理层一致性测试
  3. 所属分类:硬件开发

    • 发布日期:2013-09-09
    • 文件大小:3145728
    • 提供者:hust0610
  1. DDR信号完整性分析

  2. DDR信号完整性分析,相当不错,很详细,有仿真截图
  3. 所属分类:硬件开发

    • 发布日期:2014-04-16
    • 文件大小:712704
    • 提供者:u014091322
  1. DDR内存布线指导

  2. DDR内存布线指导,DDR的布线直接影响着信号完整性。
  3. 所属分类:嵌入式

    • 发布日期:2014-05-12
    • 文件大小:423936
    • 提供者:xiaomujie0
  1. 高速信号完整性工程师培训

  2. 介绍高速DDR信号。
  3. 所属分类:硬件开发

    • 发布日期:2016-06-09
    • 文件大小:3145728
    • 提供者:guangyong1988
  1. 嵌入式DDR信号线的布线分析与设计

  2. 在带有DDR的嵌入式系统主板中,设计PCB最难的部分莫过于DDR的走线设计。好的走线就等于有了好的信号完整性和好的时序匹配,总线在高速输入/输出数据过程中就不会出错,甚至能够有更好的抗串扰和EMC能力。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:91136
    • 提供者:weixin_38735782
  1. DDR信号测量方法及信号完整性验证面临的挑战与建议

  2. 1. DDR概述   如今,存储器件在计算机、汽车与消费电子产品上可谓无所不在。其中DDR SDRAM(双数据率同步动态随机存取存储器)是最常用的存储器设计技术之一,而随着该技术的发展,其传输速率在日益加快,功耗在日益降低。   传输速度加快使得此类存储器的验证难度呈指数上升。存储系统要准确工作,其信号完整性必须满足某种最低要求。因为信号完整性对系统互通性而言非常关键,或者说只有保持信号完整性才能保证不同厂商生产的器件在一起使用时能够很好地结合。信号完整性问题会引发包括时序冲突、协议背离、时
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:324608
    • 提供者:weixin_38747216
  1. DDR信号测量方法及信号完整性验证面临的挑战与建议

  2. 1.DDR概述  如今,存储器件在计算机、汽车与消费电子产品上可谓无所不在。其中DDRSDRAM(双数据率同步动态随机存取存储器)是最常用的存储器设计技术之一,而随着该技术的发展,其传输速率在日益加快,功耗在日益降低。  传输速度加快使得此类存储器的验证难度呈指数上升。存储系统要准确工作,其信号完整性必须满足某种最低要求。因为信号完整性对系统互通性而言非常关键,或者说只有保持信号完整性才能保证不同厂商生产的器件在一起使用时能够很好地结合。信号完整性问题会引发包括时序冲突、协议背离、时钟抖动以及由
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:427008
    • 提供者:weixin_38681719
« 12 3 4 5 6 7 8 9 10 »