您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 存储器类型综述及DDR接口设计

  2. 存储器类型综述及DDR接口设计的实现,适合于毕业设计。
  3. 所属分类:专业指导

    • 发布日期:2009-05-04
    • 文件大小:1048576
    • 提供者:superwade
  1. DDR内存接口的设计与实现

  2. 介绍实现ddr控制器的关键数据通路的结口设计
  3. 所属分类:专业指导

    • 发布日期:2009-08-05
    • 文件大小:189440
    • 提供者:chenghong121
  1. DDR SDRAM 设计及调试经验总结

  2. 本子章节描述了DDR IP的设计挑战,接口时序,模块设计原则,调试技巧及应用指南。
  3. 所属分类:专业指导

    • 发布日期:2009-12-17
    • 文件大小:361472
    • 提供者:qinghuabing2008
  1. 基于Spartan_3FPGA的DDR2SDRAM存储器接口设计

  2. 基于Spartan_3FPGA的DDR2SDRAM存储器接口设计
  3. 所属分类:硬件开发

    • 发布日期:2010-06-28
    • 文件大小:4194304
    • 提供者:yk00110011
  1. DDRSDRAM接口设计

  2. 好东西哟,讲的是DDR SDRAM接口设计的方案,大学些论文的朋友会用得到
  3. 所属分类:专业指导

    • 发布日期:2011-02-27
    • 文件大小:1048576
    • 提供者:auljdyyy
  1. 存储器类型综述及DDR接口设计的实现

  2. 介绍存储器类型综述及DDR接口设计的实现
  3. 所属分类:专业指导

    • 发布日期:2008-07-20
    • 文件大小:1048576
    • 提供者:gofishing
  1. 成功解决FPGA设计时序问题的三大要点

  2. 本文主要探讨了DDR型存储器接口设计中必要的时钟偏移及数据采集的时序空余。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:93184
    • 提供者:weixin_38616435
  1. MIG控制器AXI接口控制设计

  2. FPGA实现MIG控制器AXI接口设计,实现DDR突发传输,调试OK,适用于大项目中DDR控制使用。
  3. 所属分类:电信

    • 发布日期:2020-09-24
    • 文件大小:7168
    • 提供者:weixin_41838250
  1. 基于Cyclone III FPGA的DDR2接口设计分析

  2. DDRSDRAM是DoubleDataRateSDRAM的缩写,即双倍速率同步动态随机存储器。DDR内存是在SDRAM内存基础上发展而来的,能够在时钟的上升沿和下降沿各传输一次数据,可以在与SDRAM相同的总线时钟频率下达到更高的数据传输率。虽然DDR2和DDR一样,都采用相同采样方式进行数据传输,但DDR2拥有两倍于DDR的预读取系统命令数据的能力。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:272384
    • 提供者:weixin_38581777
  1. 基于DDR NAND闪存的高性能嵌入式接口设计

  2. 随着Android手持多媒体电子消费产品的风行,高画质监控系统的普及,1080P全高清支持已成为各种多媒体设备未来占领市场的必备武器,目前许多产品对1080P实时解码已突破并实现,但在1080P实时编码方面还是寥寥无几,其中一个重要因素是带宽太大,当今流行的嵌入式存储设备NAND Flash已以达到要求。在此情况下,存储器生产商开发出新一代闪存设备DDR NAND。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:279552
    • 提供者:weixin_38534344
  1. 嵌入式系统/ARM技术中的基于Actel反熔丝FPGA的高速DDR接口设计

  2. 摘要:文章提出一种基于Actel 公司RTAX – S 系列耐辐射反熔丝FPGA 实现的高速DDR 输出电路的设计方法。通过Modelsim 对其进行了布局布线仿真分析和验证,验证了设计方法合理、可行,有助于反熔丝FPGA 后续星载应用。   0 引言   随着航天技术的发展,FPGA 等大规模逻辑器件越来越成为不可缺的角色; 同时处理数据量的增大、以及各类型接口电路的交叉使用,使得合理、可靠的高速接口设计成为衡量设计优劣的关键。而由于空间环境的特殊性,导致近年来在轨卫星产品中单粒子翻转(
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:571392
    • 提供者:weixin_38746018
  1. 电子测量中的利用高带宽混合信号示波器进行DDR验证和调试的技巧

  2. DDR存储器,也称双倍数据率同步动态随机存储器,常用于高级嵌入式电路系统的设计,包括计算机、交通运输、家庭娱乐系统、医疗设备和消费类电子产品。DDR的广泛采用也推动着DDR存储器自身的研发,在DDR 1和DDR 2逐渐得到普及并成熟运用于某些行业的同时,新的DDR技术也开始出现在电子产品设计中,如DDR3(第三代DDR技术)和LPDDR(低功耗DDR技术)器件,它们能提供更高的性能。你可能认为DDR存储器的设计非常简明,但事实上,这些存储器件中更高的数据率和更低的电压常常会令你感到很难有设计裕量
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:227328
    • 提供者:weixin_38737335
  1. 用高带宽混合信号示波器进行DDR验证和调试的技巧

  2. DDR存储器,也称双倍数据率同步动态随机存储器,常用于高级嵌入式电路系统的设计,包括计算机、交通运输、家庭娱乐系统、医疗设备和消费类电子产品。DDR的广泛采用也推动着DDR存储器自身的研发,在DDR 1和DDR 2逐渐得到普及并成熟运用于某些行业的同时,新的DDR技术也开始出现在电子产品设计中,如DDR3(第三代DDR技术)和LPDDR(低功耗DDR技术)器件,它们能提供更高的性能。你可能认为DDR存储器的设计非常简明,但事实上,这些存储器件中更高的数据率和更低的电压常常会令你感到很难有设计裕量
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:215040
    • 提供者:weixin_38707153
  1. EDA/PLD中的利用Xilinx FPGA和存储器接口生成器简化存储器接口

  2. FPGA 设计人员在满足关键时序余量的同时力争实现更高性能,在这种情况下,存储器接口的设计是一个一向构成艰难而耗时的挑战。Xilinx FPGA 提供 I/O 模块和逻辑资源,从而使接口设计变得更简单、更可靠。尽管如此,I/O 模块以及额外的逻辑还是需要由设计人员在源 RTL 代码中配置、验证、执行,并正确连接到其余的 FPGA 上,经过仔细仿真,然后在硬件中验证,以确保存储器接口系统的可靠性。  本白皮书讨论各种存储器接口控制器设计所面临的挑战和 Xilinx 的解决方案,同时也说明如何使用
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:562176
    • 提供者:weixin_38582716
  1. 基于MPC8560的吉比特以太网接口设计

  2. 随着网络技术的发展,网络通信控制器的应用已经越来越广泛。集成PowerPC微处理器的MPC8560 PowerQUICC Ⅲ作为一个多用途、高性能的通信微处理器,具有非常灵活的一体化单元系统和外围通信控制器,能被广泛运用于通信和网络系统,是目前为电信和网络市场而设计的最先进的集成通信微处理器之一。它集成了丰富的网络和通信外围设备,提供了更大的灵活性、扩展能力和更高的集成度。 MPC8560简介 MPC8560内部集成了两个处理模块:一个高性能嵌入式PowerPC e500内核和一个通信处理模
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:98304
    • 提供者:weixin_38703787
  1. 存储器类型综述及DDR接口设计的实现

  2. 存储器综述  在过去的数年里,电子市场,确切地说是存储器市场,经历了巨大的变化。在2000年电子工业低迷时期之前,电子系统设计师很少考虑他们下一个设计中元器件的成本,而更关注它们能够达到的最高性能。  今天,竞争的加剧以及利润率的下降迫使系统设计师在降低下一代产品成本的同时,保持、甚至提高系统的性能。作为这种转变的结果,有一个工业部门经历了实质性的增长,它就是DRAM存储器,尤其是双倍数据速率(DDR) SDRAM存储器。  DDR存储器最初是一种高性能、低成本的存储器解决方案,主要用于个人计算
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:155648
    • 提供者:weixin_38677244
  1. 基于MPC8560的吉比特以太网接口设计(图)

  2. 随着网络技术的发展,网络通信控制器的应用已经越来越广泛。集成PowerPC微处理器的MPC8560 PowerQUICC Ⅲ作为一个多用途、高性能的通信微处理器,具有非常灵活的一体化单元系统和外围通信控制器,能被广泛运用于通信和网络系统,是目前为电信和网络市场而设计的最先进的集成通信微处理器之一。它集成了丰富的网络和通信外围设备,提供了更大的灵活性、扩展能力和更高的集成度。 MPC8560简介 MPC8560内部集成了两个处理模块:一个高性能嵌入式PowerPC e500内核和一个通信处理模
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:201728
    • 提供者:weixin_38668225
  1. 利用高带宽混合信号示波器进行DDR验证和调试的技巧

  2. DDR存储器,也称双倍数据率同步动态随机存储器,常用于嵌入式电路系统的设计,包括计算机、交通运输、家庭娱乐系统、医疗设备和消费类电子产品。DDR的广泛采用也推动着DDR存储器自身的研发,在DDR 1和DDR 2逐渐得到普及并成熟运用于某些行业的同时,新的DDR技术也开始出现在电子产品设计中,如DDR3(第三代DDR技术)和LPDDR(低功耗DDR技术)器件,它们能提供更高的性能。你可能认为DDR存储器的设计非常简明,但事实上,这些存储器件中更高的数据率和更低的电压常常会令你感到很难有设计裕量。此
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:313344
    • 提供者:weixin_38675777
  1. 利用Xilinx FPGA和存储器接口生成器简化存储器接口

  2. FPGA 设计人员在满足关键时序余量的同时力争实现更高性能,在这种情况下,存储器接口的设计是一个一向构成艰难而耗时的挑战。Xilinx FPGA 提供 I/O 模块和逻辑资源,从而使接口设计变得更简单、更可靠。尽管如此,I/O 模块以及额外的逻辑还是需要由设计人员在源 RTL 代码中配置、验证、执行,并正确连接到其余的 FPGA 上,经过仔细仿真,然后在硬件中验证,以确保存储器接口系统的可靠性。  本白皮书讨论各种存储器接口控制器设计所面临的挑战和 Xilinx 的解决方案,同时也说明如何使用
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:576512
    • 提供者:weixin_38719890
  1. 基于Actel反熔丝FPGA的高速DDR接口设计

  2. 摘要:文章提出一种基于Actel 公司RTAX – S 系列耐辐射反熔丝FPGA 实现的高速DDR 输出电路的设计方法。通过Modelsim 对其进行了布局布线仿真分析和验证,验证了设计方法合理、可行,有助于反熔丝FPGA 后续星载应用。   0 引言   随着航天技术的发展,FPGA 等大规模逻辑器件越来越成为不可缺的角色; 同时处理数据量的增大、以及各类型接口电路的交叉使用,使得合理、可靠的高速接口设计成为衡量设计优劣的关键。而由于空间环境的特殊性,导致近年来在轨卫星产品中单粒子翻转(
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:741376
    • 提供者:weixin_38501916
« 12 3 4 5 6 »