您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DDR的PCB设计要求实例介绍.doc

  2. 对DDR的走线要求和规范做了一个比较详细的解释
  3. 所属分类:硬件开发

    • 发布日期:2011-06-22
    • 文件大小:318464
    • 提供者:yuanjun33
  1. Layout Design guide for Memory (DDR/DDR2/DDR3)

  2. Layout Design guide for Memory(DDR/DDR2/DDR3); DDR/DDR2/DDR3走线指导,基于freescale powerpc平台。
  3. 所属分类:硬件开发

    • 发布日期:2011-12-23
    • 文件大小:2097152
    • 提供者:iceple
  1. DDR PCB信号完整性设计

  2. DDR2 DDR3 PCB走线 等长 规则 ,信号完整性
  3. 所属分类:专业指导

    • 发布日期:2012-08-07
    • 文件大小:1026048
    • 提供者:heyan504538
  1. DDR硬件设计要点

  2. DDR硬件设计要点,DDR的时钟为差分走线,一般使用终端并联100欧姆的匹配方式,差分走线差分对控制阻抗为100ohm,单端线50ohm
  3. 所属分类:其它

    • 发布日期:2012-08-15
    • 文件大小:62464
    • 提供者:xinghai5000
  1. DDR2_Layout指导手册

  2. DDR2_Layout 规则,经验技巧,阻抗匹配,走线长度。等等。
  3. 所属分类:硬件开发

    • 发布日期:2012-10-10
    • 文件大小:801792
    • 提供者:sundy88882012
  1. PCB线宽与电流的关系表

  2. PCB线宽与电流的关系,CPU的走线,DDR信号
  3. 所属分类:专业指导

    • 发布日期:2013-12-26
    • 文件大小:15728640
    • 提供者:u013289298
  1. DDR3走线规则

  2. DDR走线规则,硬件开发必备,方便硬件开发,及画图人员走线,
  3. 所属分类:硬件开发

    • 发布日期:2014-02-21
    • 文件大小:524288
    • 提供者:parkerjang
  1. DDR3 lAYOUT

  2. DDR3 Layout router 方便DDR走线,布局技巧
  3. 所属分类:硬件开发

    • 发布日期:2014-03-28
    • 文件大小:524288
    • 提供者:marui_1024
  1. PCB蛇形线技巧

  2. DDR走线技巧,蛇形线实现等长,非常实用的DDR走线教程。
  3. 所属分类:硬件开发

    • 发布日期:2014-07-21
    • 文件大小:2097152
    • 提供者:zhangkefan
  1. DDR部分布局布线指南

  2. 如果与信号连接的负载在一个以上,则必须考虑采用 T状布线,并且要使得所有的分支布线尽量保持等长。 布线中把DATA的串联电阻尽量放置在主芯片与MEMORY之间,而DQM与DQS对主芯片来说为输出信号,因此尽可能靠近主芯片摆放,达不到的的情况下也要与DATA信号的串联电阻要求一致。 VTT的终端电阻要尽量靠近它们各自的信号,他们可以在走线的中间放置,建议靠近MEMORY的管脚放置。 所有的旁路电容都应该放置在相关的电源引脚的旁边。
  3. 所属分类:嵌入式

    • 发布日期:2008-11-12
    • 文件大小:39936
    • 提供者:yiwenyiwu
  1. 全志R8M Datasheet

  2. 全志IoTSOC方案内置DDR R8M文档,可以做微型板子的方案,简化板子设计,避免DDR走线。参照NextThingCo的C.H.I.P板子
  3. 所属分类:嵌入式

    • 发布日期:2016-07-25
    • 文件大小:1048576
    • 提供者:leo_hwpan
  1. DDR2Layout指导手册

  2. DDR2Layout指导手册 DDR布线通常是一款硬件产品设计中的一个重要的环节,也正是因为其重要性,网络上也有大把的人在探讨DDR布线规则,有很多同行故弄玄虚,把DDR布线说得很难,我在这里要反其道而行之,讲一讲DDR布线最简规则与过程。 如果不是特别说明,每个步骤中的方法同时适用于DDR1,DDR2和DDR3。PCB设计软件以Cadence Allgro 16.3为例。 第一步,确定拓补结构(仅在多片DDR芯片时有用) 首先要确定DDR的拓补结构,一句话,DDR1/2采用星形结构,DDR3
  3. 所属分类:硬件开发

    • 发布日期:2018-04-20
    • 文件大小:2097152
    • 提供者:fanpeng314
  1. Allegro走线T点的设置

  2. Allegro走线T点的设置,在DDR的拓扑结构中应用。详细的说明了T点在allegro PCB设计软件中如何设置和使用。
  3. 所属分类:硬件开发

    • 发布日期:2018-04-29
    • 文件大小:199680
    • 提供者:weixin_42099970
  1. i.mx6UL原理图和PCB allegro格式

  2. i.mx6UL原理图和PCB allegro格式,本人自己学习高速PCB的第一块板子,DDR走线没考虑过孔长度,应该同组同层的
  3. 所属分类:硬件开发

    • 发布日期:2018-05-22
    • 文件大小:2097152
    • 提供者:zhangjianwu92
  1. DDR3走线规则(new).pdf

  2. DDR3的设计有着严格等长要求,归结起来分为两类(以64位的DDR3为例): 数据 (DQ,DQS,DQM):组内等长,误差控制在20MIL以内,组间不需要考虑等长;地址、控制、时钟信号:地址、控制信号以时钟作参考,误差控制在100MIL以内,Address、Control与CLK归为一组,因为Address、Control是以CLK的下降沿触发的由DDR控制器输出,DDR颗粒由CLK的上升沿锁存Address、Control总线上的状态,所以需要严格控制CLK与Address/Command、
  3. 所属分类:硬件开发

    • 发布日期:2020-04-14
    • 文件大小:209920
    • 提供者:qq_25374005
  1. 为了信号完整性,如何控制PCB的控制走线阻抗?

  2. 没有阻抗控制的话,将引发相当大的信号反射和信号失真,导致设计失败。常见的信号,如PCI总线、PCI-E总线、USB、以太网、DDR内存、LVDS信号等,均需要进行阻抗控制。阻抗控制最终需要通过PCB设计实现,对PCB板工艺也提出更高要求,经过与PCB厂的沟通,并结合EDA软件的使用,按照信号完整性要求去控制走线的阻抗。 不同的走线方式都是可以通过计算得到对应的阻抗值。 微带线(microstrip line) ?它由一根带状导线与地平面构成,中间是电介质。如果电介质的介电常数、线的宽度、及
  3. 所属分类:其它

    • 发布日期:2020-07-14
    • 文件大小:175104
    • 提供者:weixin_38569515
  1. 嵌入式DDR信号线的布线分析与设计

  2. 在带有DDR的嵌入式系统主板中,设计PCB最难的部分莫过于DDR的走线设计。好的走线就等于有了好的信号完整性和好的时序匹配,总线在高速输入/输出数据过程中就不会出错,甚至能够有更好的抗串扰和EMC能力。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:91136
    • 提供者:weixin_38735782
  1. 嵌入式系统/ARM技术中的嵌入式DDR总线的布线分析与设计

  2. 引 言     嵌入式DDR(Double Data Rate,双数据速率)设计是含DDR的嵌入式硬件设计中最重要和最核心的部分。随着嵌入式系统的处理能力越来越强大,实现的功能越来越多,系统的工作频率越来越高,DDR的工作频率也逐渐从最低的133 MHz提高到200 MHz,从而实现了更大的系统带宽和更好的性能。然而,更高的工作频率同时也对系统的稳定性提出了更高的要求,这需要硬件设计者对电路的布局走线有更多的约束和考虑。而影响整个系统能否工作正常且稳定的最重要的部分就是DDR部分的电路设计。
  3. 所属分类:其它

    • 发布日期:2020-11-19
    • 文件大小:100352
    • 提供者:weixin_38614812
  1. 嵌入式系统/ARM技术中的嵌入式DDR息线的布线分析与设计

  2. 引 言   嵌入式DDR(Double Data Rate,双数据速率)设计是含DDR的嵌入式硬件设计中最重要和最核心的部分。随着嵌入式系统的处理能力越来越强大,实现的功能越来越多,系统的工作频率越来越高,DDR的工作频率也逐渐从最低的133 MHz提高到200 MHz,从而实现了更大的系统带宽和更好的性能。然而,更高的工作频率同时也对系统的稳定性提出了更高的要求,这需要硬件设计者对电路的布局走线有更多的约束和考虑。而影响整个系统能否工作正常且稳定的最重要的部分就是DDR部分的电路设计。  
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:201728
    • 提供者:weixin_38502183
  1. 为了信号完整性,如何控制PCB的控制走线阻抗?

  2. 没有阻抗控制的话,将引发相当大的信号反射和信号失真,导致设计失败。常见的信号,如PCI总线、PCI-E总线、USB、以太网、DDR内存、LVDS信号等,均需要进行阻抗控制。阻抗控制终需要通过PCB设计实现,对PCB板工艺也提出更高要求,经过与PCB厂的沟通,并结合EDA软件的使用,按照信号完整性要求去控制走线的阻抗。  不同的走线方式都是可以通过计算得到对应的阻抗值。  微带线(microstrip line)  ?它由一根带状导线与地平面构成,中间是电介质。如果电介质的介电常数、线的宽度、及其
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:178176
    • 提供者:weixin_38505158
« 12 »