您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DDR PCB信号完整性设计

  2. DDR2 DDR3 PCB走线 等长 规则 ,信号完整性
  3. 所属分类:专业指导

    • 发布日期:2012-08-07
    • 文件大小:1026048
    • 提供者:heyan504538
  1. DDR2_Layout指导手册

  2. DDR2_Layout 规则,经验技巧,阻抗匹配,走线长度。等等。
  3. 所属分类:硬件开发

    • 发布日期:2012-10-10
    • 文件大小:801792
    • 提供者:sundy88882012
  1. ALLEGRO 高级约束规则 _ .pdf

  2. ALLEGRO约束规则_ .pdf 在进行高速布线时,一般都需要进行线长匹配,这时我们就需要设置好 constraint 规则,并将这些规则分配到各类 net group 上。下面以 ddr 为例,具体说明这些约束设置的具体步骤。 1. 布线要求 DDR 时钟: 线宽 10mil,内部间距 5mil,外部间距 30mil,要求差分布线,必需精确匹配差分对走线误差,允许在+20mil 以 内 DDR 地址、片选及其他控制线:线宽 5mil,内部间距 15mil,外部间距 20mil,应走成菊花链
  3. 所属分类:硬件开发

    • 发布日期:2013-04-23
    • 文件大小:1048576
    • 提供者:yuanqing17
  1. DDR3走线规则

  2. DDR走线规则,硬件开发必备,方便硬件开发,及画图人员走线,
  3. 所属分类:硬件开发

    • 发布日期:2014-02-21
    • 文件大小:524288
    • 提供者:parkerjang
  1. DDR2Layout指导手册

  2. DDR2Layout指导手册 DDR布线通常是一款硬件产品设计中的一个重要的环节,也正是因为其重要性,网络上也有大把的人在探讨DDR布线规则,有很多同行故弄玄虚,把DDR布线说得很难,我在这里要反其道而行之,讲一讲DDR布线最简规则与过程。 如果不是特别说明,每个步骤中的方法同时适用于DDR1,DDR2和DDR3。PCB设计软件以Cadence Allgro 16.3为例。 第一步,确定拓补结构(仅在多片DDR芯片时有用) 首先要确定DDR的拓补结构,一句话,DDR1/2采用星形结构,DDR3
  3. 所属分类:硬件开发

    • 发布日期:2018-04-20
    • 文件大小:2097152
    • 提供者:fanpeng314
  1. 信庭-高速PCB设计技术规范-解密资料

  2. 信庭-高速PCB设计技术规范-解密资料,2004年版,本文档规则下,实现过Protel 99 SE走蛇形线,并实现266Mhz DDR SDRAM布线
  3. 所属分类:硬件开发

    • 发布日期:2018-01-30
    • 文件大小:1048576
    • 提供者:fqheda
  1. DDR3走线规则(new).pdf

  2. DDR3的设计有着严格等长要求,归结起来分为两类(以64位的DDR3为例): 数据 (DQ,DQS,DQM):组内等长,误差控制在20MIL以内,组间不需要考虑等长;地址、控制、时钟信号:地址、控制信号以时钟作参考,误差控制在100MIL以内,Address、Control与CLK归为一组,因为Address、Control是以CLK的下降沿触发的由DDR控制器输出,DDR颗粒由CLK的上升沿锁存Address、Control总线上的状态,所以需要严格控制CLK与Address/Command、
  3. 所属分类:硬件开发

    • 发布日期:2020-04-14
    • 文件大小:209920
    • 提供者:qq_25374005