您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Hi3516 DataBrief(产品简介)

  2. 处理器内核 ● ARM Cortex A9@800MHz - 32KB L1 I-Cache,32KB L1 D-Cache - 256KB L2 Cache 视频编码 ● H.264 Baseline Profile编码 ● H.264 Main Profile编码 ● H.264 High profile编码 ● MPEG4 SP编码 ● MJPEG/JPEG Baseline编码 视频编码处理性能 ● H.264编码可支持最大分辨率为 1600万像素 ● H.264多码流实时编码能力:
  3. 所属分类:硬件开发

  1. 远盈基于MX53的WinCE7工业嵌入式系统

  2. 作为一个技术先导型公司, 远盈公司致力于飞思卡尔i.MX系列的方案研发已有多年, 相继已成功推出基于i.MX25、i.MX28、i.MX35及i.MX51等开发工具,远盈科技紧随市场需要,于2011年6月成功推出基于飞思卡尔i.MX53的Windows CE 7系统级平台的开发工具: YY-i.MX53W。 i.MX53以ARM Cortex A8为核心构架;主频可以扩展到1GHZ~1,2GHZ, 拥有32K的指令缓存和数据缓存以及256K的二级缓存,并且集成了多媒体硬件加速单元:3D和2D图
  3. 所属分类:网络监控

    • 发布日期:2011-09-06
    • 文件大小:68608
    • 提供者:sailor819
  1. JESD79-3D-DDR3 SDRAM Standard

  2. DDR3 SDRAM Standard,英文原始文档,DDR3开发必备文档。
  3. 所属分类:其它

    • 发布日期:2013-01-25
    • 文件大小:5242880
    • 提供者:asdfd_god
  1. ECC算法爱的发声

  2. • 重点内容 – 64KB 专用 RAM – 275-MHz, 500-MHz, 600-MHz, or 720-MHz – 仿真/调试 ARM® Cortex™-A8 32-位RISC 微控制器• JTAG • NEON™ SIMD 协处理器• 嵌入式跟踪模块 • 具有单错检测(奇偶校验)的32KB/32KB • 嵌入式跟踪缓冲器 L1 指令/数据高速缓存– 中断控制器(高达128 个中断请求) • 具有错误纠正码(ECC) 的256KB L2 高速缓• 片载存储器(共享L3 RAM) 存–
  3. 所属分类:其它

    • 发布日期:2013-08-20
    • 文件大小:1048576
    • 提供者:u011761524
  1. DDR3协议英文版

  2. DDR3协议英文版,DDR3 SDRAM Standard_JESD79-3D标准协议
  3. 所属分类:硬件开发

    • 发布日期:2013-10-27
    • 文件大小:5242880
    • 提供者:u012584738
  1. DDR3 SDRAM标准

  2. DDR3 SDRAM协议标准,详细定义DDR3的管脚,功能,寄存器定义,以及信号完整性及电源要求
  3. 所属分类:硬件开发

    • 发布日期:2014-02-14
    • 文件大小:5242880
    • 提供者:u013666498
  1. DDR2_DDR3_SDRAM命令和协议汇总

  2. DDR2_DDR3_SDRAM命令和协议汇总
  3. 所属分类:硬件开发

    • 发布日期:2016-01-09
    • 文件大小:2097152
    • 提供者:dengxf01
  1. ddr3协议规范

  2. ddr3的协议规范,英文版,ddr3的标准协议
  3. 所属分类:硬件开发

    • 发布日期:2016-02-19
    • 文件大小:5242880
    • 提供者:qq_34023965
  1. JESD79-3F.pdf

  2. DDR3 最新 协议
  3. 所属分类:其它

  1. LPddr3与ddr3功能介绍

  2. 对于DDR3的只要工作机制做了一个简单的介绍,附带DDR3及LPDDR3协议的一些截图。
  3. 所属分类:嵌入式

    • 发布日期:2017-12-13
    • 文件大小:8388608
    • 提供者:qq_34167258
  1. DDR3简介和量测规范(个人见过写的最好DDR3介绍)

  2. 见了如此之多的DDR3文档,个人觉得写得最好的入门资料。大家可以下载下来慢慢品味,对仿真上的一些指标也是讲的简单易懂。重点就是通俗易懂。
  3. 所属分类:硬件开发

    • 发布日期:2018-03-23
    • 文件大小:3145728
    • 提供者:qinguohua8763
  1. JESD79-3F-2

  2. ddr3 的JESD官方标准协议,了解ddr的最经典协议。JESD79-3F-2 JESD79-3F-2
  3. 所属分类:其它

    • 发布日期:2018-05-29
    • 文件大小:2097152
    • 提供者:mshgocn
  1. 8层高速板DDR3仿真

  2. 8层高速板DDR3后仿真,如何看协议,如何下载IBIS模型,信号质量及时序仿真。
  3. 所属分类:硬件开发

    • 发布日期:2018-07-18
    • 文件大小:2097152
    • 提供者:anla83
  1. DDR3 Synchronous DRAM Memory

  2. 这份PDF文档简单概括了JEDEC DDR3协议,非常值得一看 DDR data transfer Burst read and write Simultaneous multiple bank operation Command sequencing and pipelining Read/Write leveling
  3. 所属分类:硬件开发

    • 发布日期:2018-09-15
    • 文件大小:1048576
    • 提供者:zhuling9292
  1. pg150-ultrascale-memory-ip.pdf

  2. Xilinx官方文档,讲的是UltraScale系列FPGA的存储器IPcore。主要有DDR3/DDR4,LPDDR3,QDR等存储器接口控制协议IPcore,相似于老版本vivado或ISE的MIG(Memory Interface Generator),此文档的IPcore讲的IPcore本质上也是MIG
  3. 所属分类:硬件开发

    • 发布日期:2020-04-09
    • 文件大小:31457280
    • 提供者:qq_41713871
  1. DDR3.zip关于DDR3内存颗粒的资料

  2. DDR3的协议以及使用方法,仅限个人学习使用,商业使用请跳过此资源。百度网盘链接:链接:https://pan.baidu.com/s/1wUd5s4PswjzhGW9mUwvWZA 提取码:92ns 有需要的童靴们自己下载
  3. 所属分类:其它

    • 发布日期:2020-03-10
    • 文件大小:18874368
    • 提供者:sainatan
  1. DDR3 DRAM开发协议中文版.pdf

  2. DDR3开发必备,内容由标准的英文版本翻译而来,对开发DDR3 DRAM的开发者由很大的帮助。DDR3属于SDRAM家族的存储器产bai品,提供相较于DDR2 SDRAM更高的运行性能与更低的du电压,是DDR2 SDRAM(四倍数据率同步动态随机存取存储器)的后继者(增加至八倍)。
  3. 所属分类:硬件开发

    • 发布日期:2020-06-27
    • 文件大小:6291456
    • 提供者:guyuelvzhuling
  1. 电子测量中的FuturePlus为泰克逻辑分析仪推出高速DDR3插补器

  2. FuturePlus Systems公司日前为下一代双倍数据速率(DDR) SDRAM总线推出FS2355 DDR3 1333插补器预处理器。这款世界上速度最快的插补器是为用于泰克TLA7000系列逻辑分析系统设计的,以增强1333 DIMM卡调试,改善最新的高性能DDR存储器技术的可靠性、加快产品开发周期。相关设计人员将运用它对PC游戏、服务器、超级计算和高清电视进行DIMM验证、故障分析和总线功能参数验证。   新的预处理器提供了高达1333 MT/s(每秒百万次传送)的状态分析和协
  3. 所属分类:其它

    • 发布日期:2020-11-19
    • 文件大小:69632
    • 提供者:weixin_38645379
  1. [JEDEC STANDARD][JESD79-3E]DDR3 SDRAM Specification .rar

  2. JEDEC STANDARD DDR3协议文件,请按需下载,介绍了DDR3SDRAM相关使用规范,时序规范以及相关使用状态介绍
  3. 所属分类:嵌入式

    • 发布日期:2020-11-27
    • 文件大小:3145728
    • 提供者:qq_24402247
  1. 基于xilinx vivado 的DDR3 IP核扩展IP FDMA 的使用详解

  2. 本文是关于FDMA ip的使用详解,主要从ip的设置与使用两方面介绍。 FDMA 是 MSXBO(米联客的)基于 AXI4 总线协议定制的一个 DMA 控制器。 有了这个 IP 我们可以统一实现用 FPGA 代码直接读写 PL 的 DDR 或者 ZYNQ PS 的 DDR。 通过这个 IP 我们可以方便地进行 AXI4 FULL MASTER 的操作,比如我们经常要读写 DDR,那么只要挂到 AXI4 总线上就可以利用这个 IP 实现。
  3. 所属分类:硬件开发

    • 发布日期:2021-01-13
    • 文件大小:581632
    • 提供者:u014586651
« 12 »