您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA实现 DDS源码

  2. FPGA DDS VHDL 引言 目前市面上有多种DDS(直接数字合成)信号源芯片,如美国AD公司的AD9850,这类专用芯片由于价格昂贵、功能固定单一,使其应用受到限制。本文采用Altera公司的ACEXIK系列FPGA(现场可编程门阵列)器件,在一个FPGA器件中就可以很方便地实现相位累加器和波形查找表。使用VHDL(甚高速集成电路硬件描述语言)在QuartusII工具软件的环境中进行设计,可以一气呵成地完成硬件设计、仿真、综合、测试,直至对FPGA器件的配置,从而大大简化了设计过程、提高
  3. 所属分类:硬件开发

    • 发布日期:2009-05-08
    • 文件大小:130048
    • 提供者:willdododo
  1. 基于fpga的dds设计

  2. 运用quartus的dds技术来实现ask、fsk、psk以及fm
  3. 所属分类:硬件开发

    • 发布日期:2009-08-04
    • 文件大小:1048576
    • 提供者:veasy
  1. DDS调频信号发生器的FPGA电路设计

  2. 直接数字频率合成器(DDS)技术,具有频率切换速度快,很容易提高频率分辨率、对硬件要求低、可编程全数字化便于单片集成、有利于降低成本、提高可靠性并便于生产等优点。目前各大芯片制造厂商都相继推出采用先进CMOS工艺生产的高性能和多功能的DDS芯片,专用DDS芯片采用了特定工艺,内部数字信号抖动很小,输出信号的质量高。然而在某些场合,由于专用的DDS芯片的控制方式是固定的,故在工作方式、频率控制等方面与系统的要求差距很大,这时如果用高性能的FPGA器件设计符合自己需要的DDS电路就是一个很好的解决
  3. 所属分类:嵌入式

    • 发布日期:2010-03-27
    • 文件大小:290816
    • 提供者:ssshenlei
  1. DDS关于FPGA设计的源程序(Verilog HDL)

  2. 使用Verilog HDL语言设计关于FPGA的DDS源程序。包括正弦波形、三角波形和方波波形三种波形可供选择。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-01
    • 文件大小:8192
    • 提供者:limotan
  1. 基于FPGA的多功能电疗仪的设计

  2. 利用DDS原理设计产生不同频率的方波、正弦波的电疗仪,内附完整的VHDL程序源代码以及软硬件实现方法和过程。
  3. 所属分类:硬件开发

    • 发布日期:2010-06-14
    • 文件大小:1048576
    • 提供者:kongccn
  1. DDS的FPGA实现,VHDL语言

  2. 使用VHDL开发的DDS系统,完全脱离微处理器,实现基于FPGA的控制、运算等功能。。。。。。。
  3. 所属分类:硬件开发

    • 发布日期:2011-04-01
    • 文件大小:7168
    • 提供者:jinbaobaoling
  1. 基于FPGA的函数发生器

  2. 运用了基于嵌入式处理器的SOPC技术,可以将DDS、控制电路等集成在一片FPGA芯片上,用较简单的电路即实现了正弦信号的产生以及AM、FM、FSK、ASK等多种信号调制功能。
  3. 所属分类:硬件开发

    • 发布日期:2011-04-16
    • 文件大小:192512
    • 提供者:njy2237
  1. 基于DDS和FPGA的多功能信号发生器设计

  2. 根据直接数字频率合成技术,以FPGA为核心,设计了一种便携式多功能信号发生器,可产生正弦波、方波、三角波、锯齿波等信号。通过仿真及硬件实验表明,该信号发生器具有信号频率误差小、分辨率高、体积小、质量轻等优点。
  3. 所属分类:嵌入式

    • 发布日期:2011-12-17
    • 文件大小:361472
    • 提供者:shihde2012
  1. 毕业设计开题报告-直接数字频率合成

  2. 基于FPGA的直接数字频率合成技术,输出频率范围0到10MHZ,正弦波,方波三角波,仅是开题报告,我会在后续上传源代码和完整的毕业论文
  3. 所属分类:3G/移动开发

  1. 基于DDS和FPGA技术的波形发生器的研究和设计

  2. 直接模拟合成法利用倍频(乘法)、分频(除法)、混频(加法与减法)及滤波,从单 一或几个参数频率中产生多个所需要的频率。直接频率合成中,基准信号通过脉冲成形电 路,产生谐波丰富的窄脉冲。由于其实现方式比较复杂,目前已基本不被采用。而锁相环 合成法存在高分辨率和快速转换速度之间的矛盾,一般只能用于小步进频率合成技术中。
  3. 所属分类:软件测试

    • 发布日期:2012-12-20
    • 文件大小:5242880
    • 提供者:aa540237898
  1. 基于DDS和FPGA的函数信号发生器设计

  2. 这个一个基于DDS技术的FPGA函数信号发神器设计程序。 里面包含了 正弦波、三角波、方波、2ASK、2PSK信号的产生。 频率输出精度优于10-5。 程序设计清晰简单,适合初学者使用借鉴。 开发平台是Quartus9.0
  3. 所属分类:硬件开发

    • 发布日期:2015-03-17
    • 文件大小:1048576
    • 提供者:zllywc0720
  1. 基于FPGA和单片机的DDS设计报告(包含所有VhdL与单片机程序)

  2. 直接数字频率合成(简称DDS)技术是近年来发展起来的一种新的频率合成技术。本设计在深入分析DDS合成技术的基本工作原理和基本结构基础上,设计了一种基于FPGA与MCU双核的DDS函数信号发生器。本设计能够实现通过单片机串口控制FPGA输出方波、三角波、正弦波三种信号,频率可调范围为:0Hz-5MHz,最小步进长1Hz,并可在12864显示屏上显示所选波形及频率。通过实验表明,本设计达到预定要求。
  3. 所属分类:硬件开发

    • 发布日期:2016-04-12
    • 文件大小:6291456
    • 提供者:qq_19645451
  1. 浅谈基于DDS和FPGA技术的高动态扩频信号源

  2. 0  引言   扩展频谱通信(Spread Spectrum Communication)作为一种新型的通信体系,具有抗干扰能力强、截获率低、码分多址、信号隐蔽、保密、易于测距等优点,是通信领域的一个重要发展方向。正是由于这些优点,扩频通信在军事上受到了极大的重视。为配合高动态扩频接收机的研究,迫切需要一台能够精确模拟高机动目标环境条件下的扩频信号的信号源。本文提出的基于DDS(Direct Digital Synthesis)和FPGA技术的高动态扩频仿真信号源不但能够模拟扩频信号,而且由于采
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:192512
    • 提供者:weixin_38592332
  1. 基于FPGA的电子设计竞赛电路板的设计

  2. 本设计主要包括3 个部分: 单片机扩展电路、FPGA 核心电路、高速A/ D 和D/ A 转换电路。其中单片机扩展电路主要包括振荡电路、液晶显示模块接口、按键、复位电路等,这部分既可以进行基本的单片机实验, 还可以为FPGA 核心电路提供控制信号及利用FPGA 的资源等; FPGA 核心电路部分主要由电源、J TAG 下载、AS 下载、输入输出电路等组成; 高速A/ D 和D/ A 转换电路具有一路模拟信号输入、两路模拟信号输出。设计将3 部分有机地结合在一起, 组成了一个实验系统, 它既能够完
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:123904
    • 提供者:weixin_38656374
  1. 基于FPGA的GMSK调制器设计

  2. 本文实现了一种基于CMX589A和FPGA的GMSK调制器。系统采用了主从式的结构,主控机由单片机实现对于GMSK调制器系统参数的控制,CMX589A模块完成基带信号高斯滤波,FM调制器采用直接数字频率合成技术(DDS)在FPGA硬件平台上实现、系统最高输出频率为25 MHz。同时系统具有很宽的基带信号数据和调制参数灵活可控等特点,并且克服了正交调制方案中严格正交载波产生困难的缺陷。测试结果表明,已调信号包络恒定,频谱满足设计要求,适用于CDPD,无中心站等多种通信系统。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:831488
    • 提供者:weixin_38630091
  1. EDA/PLD中的DDS的FPGA实现设计

  2. 根据图1,并假定相位控制字为0,这时DDS的核心部分相位累加器的FPGA的设计可分为如下几个模块:相位累加器SUM99、相位寄存器REG1、正弦查找表ROM和输出数据寄存器REG2,其内部组成框图如图 2所示。图中,输入信号有时钟输入CLK,使能端EN,复位端RESET,频率控制字K,输出信号为Q。   图2 DDS内部组成框图   整个DDS模块采用一个时钟,以用来同步各个模块的运算速度。其中相位累加器SUM99是一个带有累加功能的10位加法器,它以设定的10位频率控制字Κ作为步长来进
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:679936
    • 提供者:weixin_38627590
  1. 单片机与DSP中的DDS在通用多通道数据采集卡中的应用

  2. 摘 要:提出一种基于DDS和FPGA技术的通用多通道PCI数据采集卡的实现方案。采用DDS器件输出信号经过整形分频后作为数据采集卡的采样时钟,从而实现了任意采样率的设定,同时使用FPGA实现了多种可编程触发方式。   在水声测量和许多其他应用领域中,待测信号的频率范围都是比较宽的。比如在水声领域,远距离水声通信、浅层剖面声纳或被动噪声测量中经常使用的频率可低到1-2KHz甚至几百Hz;而高分辨率成像声纳等通常使用的声信号频率为几百KHz甚至1-2MHz。对于不同频率范围的信号,通常要求的采样
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:98304
    • 提供者:weixin_38630463
  1. 通信与网络中的基于Nios II和DDS的雷达信号源的设计

  2. 1 引言   一般的雷达信号源实现主要有三种方式:第一种方式是采用DDS和MCU控制器件结合的方式;第二种是DDS、MCU控制器件和FPGA等可编程器件结合的方式:第三种是由FPGA等可编程器件实现DDS的方式。第一种方式利用专用DDS器件可以产生具有较好的杂散抑制和谐波抑制性能的雷达波形。控制简单。但不易于实现复杂波形的控制时序,灵活性差:第二种方式不仅可以产生有较好杂散抑制性能的雷达波形。还易于产生各种复杂的雷达信号,但附加了控制器和时序生成器,增大了电路的复杂性:第三种方式适用于产生特定
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:268288
    • 提供者:weixin_38721652
  1. EDA/PLD中的基于FPGA的高精度相位测量仪的设计

  2. 摘    要:本文介绍了基于FPGA的自带移相信号源的相位测量仪的设计。在系统设计中研究了DDS信号源的FPGA实现方法。经过验证,系统结构简单,运行可靠。关键词:DDS;FPGA;VHDL;相位测量 引言    随着集成电路的发展,利用大规模集成电路来完成各种高速、高精度电子仪器的设计已经成为一种行之有效的方法。采用这种技术制成的电子仪器电路结构简单、性能可靠、测量精确且易于调试。本文采用Altera CycloneII系列FPGA器件EP2C5,设计了高精度相位测量仪。测量相位差所需的信号
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:144384
    • 提供者:weixin_38591011
  1. DDS的FPGA实现设计

  2. 根据图1,并假定相位控制字为0,这时DDS的部分相位累加器的FPGA的设计可分为如下几个模块:相位累加器SUM99、相位寄存器REG1、正弦查找表ROM和输出数据寄存器REG2,其内部组成框图如图 2所示。图中,输入信号有时钟输入CLK,使能端EN,复位端RESET,频率控制字K,输出信号为Q。   图2 DDS内部组成框图   整个DDS模块采用一个时钟,以用来同步各个模块的运算速度。其中相位累加器SUM99是一个带有累加功能的10位加法器,它以设定的10位频率控制字Κ作为步长来进行加
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:393216
    • 提供者:weixin_38704156
« 12 3 4 5 6 7 8 9 10 ... 16 »