点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - DDS和PLL
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
DDS信号发生器合成低频环
1 引 言 现代频半合成源对频率精度、分辨率、转换时间和频谱纯度等指标提出了越来越高的要求。甚高频(VHF)频率合成器通常采用多锁相环路(PLL)结构,多环合成器将单环中的巨大分频比用多个环路来负担,同时各环,尤其足主环的鉴相频率大幅度提高,从而满足了鉴相频率高、分频比小和分辨率高等要求。但是由于多环组合的固有特性,尤其是分辨率每提高1个数量级,就要增加一级子环路,使得其频率转换速度低、线路复杂、可靠性差。 直接数字式频率合成技术(DDS)的频率分辨率高、频率转换速度快。DDS/PLL混合频率
所属分类:
专业指导
发布日期:2010-03-31
文件大小:215040
提供者:
assentliad
基于AD9956的三角波线性调频信号源设计
三角波线性调频体制雷达系统, 在工业精密测距、汽车防撞检测等领域, 具有广阔的应用前景。采用结合 DDS 和PLL 技术的频率合成芯片, 可构建高性能的三角波线性调频源。本文介绍了一种基于AD9956 芯片的高频率线 性度, 大带宽的三角波线性调频信号源的实现方案。给出了AD9956 产生三角波线性调频信号的硬件结构和控制方 法。实验表明, 这种方法具有简单易行, 可编程, 可扩展, 实用性强等优点, 能够满足精密测距雷达对线性调频电路的技 术要求。
所属分类:
硬件开发
发布日期:2013-05-01
文件大小:412672
提供者:
ymlhhb
直接数字频率合成+白居宪编著 淘宝买的,网上找不到
一本好书,研究dds数字频率合成必读! 内容简介 《直接数字频率合成》共6章,比较全面、深入地讨论了DDS的理论与应用。主要内容包括DDS的基本概念、相位累加器、正弦查表、D/A变换器的噪声分析;拟周期脉冲删除;级数展开、连分式展开;DDS相位噪声和杂散产生的机理及其降低;DDS与PLL的组合;分数-N频率合成器原理;低噪声微波频率合成器的设计原理;新的DDS结构等。 《直接数字频率合成》的特点是:内容新,反映了现在的研究和发展水平;抓住问题的主要方面,把理论与应用结合在一起;可供无线电通信领
所属分类:
嵌入式
发布日期:2013-12-03
文件大小:14680064
提供者:
weilei331
DDS与PLL的matlab实现
DDS和PLL的matlab实现,DDS和PLL的原理简述,程序可以直接仿真,内有仿真图。
所属分类:
专业指导
发布日期:2014-05-12
文件大小:480256
提供者:
u012316424
一种宽带信号产生的DDS+PLL+Hybrid新型结构及实现.
设计了实验电路,对所提出的电路结构和相位补偿方法进行了验证.试验结果表明,在环路带宽为1MHz和2MHz时,环路的捕获时间分别减小为2.175μs和1.032μs;相位误差小于4°
所属分类:
硬件开发
发布日期:2015-04-05
文件大小:2097152
提供者:
jinhuiyu0403
应用于移动通信的DDS 频率合成器
随着数字技术的发展, 近十几年来, 直接数字频率合成(DDS) 技术发展很快, 已发展成为主要的频率 合成技术之一。现代许多频率合成器在设计中采用了DDS 和PLL 的混合式频率合成技术, 可以将DDS 的高分 辨率及快速转换时间特性与PLL 的输出功率高、寄生噪声和杂散低的特点有机地结合起来。文中研究了应用于 正交频分复用(O FDM ) 通信系统的DDS+ PPL 混合式频率合成器设计, 给出了系统方案、电路实现及测试结 果, 输出信号功率为- 5 dBm , 带内相位噪声可以达到- 76
所属分类:
专业指导
发布日期:2009-02-17
文件大小:264192
提供者:
wasasas
基于PLL的直接数字频率合成器研究
介绍了锁相环(PLL)和直接数字频率合成器(DDS)的基本原理,分析了二者的优缺点,以此为基础,提出了基于锁相环加直接频率合成技术的频率合成器实现方式,同时介绍了DDS芯片AD9850,给出了技术方案,讨论了部分电路设计,并对信号杂散进行了分析。
所属分类:
其它
发布日期:2020-05-25
文件大小:242688
提供者:
weixin_38656989
跳频收发系统中的跳频频率合成器设计
跳频频率合成器是跳频收发系统设计的核心,也是技术实现的一个难点。提出一种应用DDS和PLL实现高速跳频的频率合成设计方案,并对其硬件进行了详细设计,最后对其所能达到的性能指标进行估算。结果表明,该方案能够满足系统设计的要求,其创新点在于把DDS和PLL的优点有机地结合起来实现了高速跳频,摒弃了用直接数字频率合成DDS输出频率不能太高或用锁相环PLL合成频率锁定时间较长的缺点。
所属分类:
其它
发布日期:2020-07-30
文件大小:78848
提供者:
weixin_38641896
基于DDS+PLL的X—Band信号源设计
将DDS和PLL技术结合起来,采用DDS直接激励PLL的混合频率合成方案完成了X波段微波变频信号源的设计,一定程度上解决了频率分辨率、频率转换速度和相位噪声的问题,并完成了实机研制、系统联调试验和测试。结果表明,输出信号的频谱和相噪特性良好,达到了预期的要求。
所属分类:
其它
发布日期:2020-07-30
文件大小:82944
提供者:
weixin_38723027
高性能双通道DDS芯片AD9958及其应用
AD9958是美国AD公司采用先进的DDS技术生产的高性能频率合成器,它能产生双通道250 MHz的模拟正弦波。现介绍了AD9958的基本特点和引脚功能,分析了其内部结构和工作原理,给出了AD9958在PLL及数字调制系统中的应用方案。
所属分类:
其它
发布日期:2020-07-28
文件大小:87040
提供者:
weixin_38589795
基于跳频收发系统中的跳频频率合成器设计
跳频频率合成器是跳频收发系统设计的核心,也是技术实现的一个难点。提出一种应用DDS和PLL实现高速跳频的频率合成设计方案,并对其硬件进行了详细设计,最后对其所能达到的性能指标进行估算。结果表明,该方案能够满足系统设计的要求,其创新点在于把DDS和PLL的优点有机地结合起来实现了高速跳频,摒弃了用直接数字频率合成DDS输出频率不能太高或用锁相环PLL合成频率锁定时间较长的缺点。
所属分类:
其它
发布日期:2020-08-05
文件大小:78848
提供者:
weixin_38659159
基于FPGA的两种DDS实现
DDS(Direct Digital Freqiaency Synthesizers)广泛应用于雷达系统、数字通信、电子对抗、电子测量等民用军用设备中。它是随着半导体技术和数字技术的快速发展而发展起来的新型的频率合成技术,与传统的VCO+PLL的模拟方式产生所需频率相比,DDS技术具有频率分辨率高,相位噪声低,带宽较宽,频谱纯度好等优点。本文给读者介绍了基于FPGA的两种DDS实现方法。
所属分类:
其它
发布日期:2020-08-05
文件大小:77824
提供者:
weixin_38651273
基于DDS驱动PLL结构的宽带频率合成器设计
文章设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标。
所属分类:
其它
发布日期:2020-08-01
文件大小:58368
提供者:
weixin_38646914
以DDS为参考的PLL在电台设计中的应用
本文将介绍DDS和PLL的工作原理,并结合一电台(工作频率2 MHz~500 MHz)的设计,给出DDS做参考的PLL频率合成器的设计方案。
所属分类:
其它
发布日期:2020-10-22
文件大小:129024
提供者:
weixin_38622149
基于DDS+PLL高性能频率合成器的设计与实现
本文采用DDS和PLL相结合的方法,设计一个应用于(GSM 1 800 MHz系统中的频率合成器,其中输出频带为1 805~1 880 MHz,分辨率为200 kHz,相位噪声为-80 dBc/Hz@1 kHz,频率误差为5 kHz,杂波抑制大于50 dB。
所属分类:
其它
发布日期:2020-10-26
文件大小:171008
提供者:
weixin_38739950
单片机与DSP中的一种基于DDS和PLL技术本振源的设计与实现
0 引 言 频率合成技术作为现在电子系统中的一种关键技术,已广泛应用于通信、雷达、电子对抗、定位导航、广播电视、遥测遥控、仪器仪表等许多领域并得到了快速的发展,它是用一个或多个高稳定、高精确度的标准频率源作为参考,通过对频率进行加、减、乘、除等一系列变换,从而产生同样高稳定度和精确度的大量离散频率的技术。频率合成器的实现方式有4种:直接模拟频率合成器(DAS)、锁相环频率合成器(PLL)、直接数字频率合成器(DDS)和混合结构(PLL+DDS)。其中,第1种已很少使用,第2~4种都有广泛的
所属分类:
其它
发布日期:2020-11-11
文件大小:258048
提供者:
weixin_38667697
电子测量中的基于DDS驱动PLL结构的宽带频率合成器设计
摘 要:结合数字式频率合成器(DDs)和集成锁相环(PLL)各自的优点,研制并设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标。该频率合成器的输出频率范围为594~999 MHz,频率步进为5 Hz,相位噪声为-91 dBc/。 DDS的参考信号由晶振产生,其频率为fref。DDS输出的信号频率为fDDS,频率值由频率控制字(FTW)控制。锁相环(PL
所属分类:
其它
发布日期:2020-11-10
文件大小:267264
提供者:
weixin_38501206
电源技术中的基于DDS+PLL技术的高频时钟发生器
摘 要:针对直接数字频率合成(DDS)和集成锁相环(PLL)技术的特 性,提出了一种新的DDS激励PLL系统频率合成时钟发生器方案。分析了频率合成系统相位噪 声和杂散抑制的方法,介绍了主要器件AD9854和ADF4106的性能。 关键词:直接数字频率合成;锁相环;相位噪声;杂散抑制 1 引言 高性能合成频率广泛应用在现代通信、雷达和电子测量等技术领域中。频率合成方法主要有 3种: (1)直接合成法,他利用混频器、倍频器、分频器和带通滤波器完成对频率的算术运算。 (2)应用锁
所属分类:
其它
发布日期:2020-11-27
文件大小:102400
提供者:
weixin_38627590
基于DDS驱动PLL结构的宽带频率合成器设计
摘 要:结合数字式频率合成器(DDs)和集成锁相环(PLL)各自的优点,研制并设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标。该频率合成器的输出频率范围为594~999 MHz,频率步进为5 Hz,相位噪声为-91 dBc/。 DDS的参考信号由晶振产生,其频率为fref。DDS输出的信号频率为fDDS,频率值由频率控制字(FTW)控制。锁相环(PL
所属分类:
其它
发布日期:2021-01-20
文件大小:375808
提供者:
weixin_38556737
采用AD9858和AD4360_2实现UHF波段频率合成系统的设计
穿墙雷达是一种能够穿透非金属墙壁,并对墙壁后面人员或物体进行探测、追踪和定位的雷达系统,一般采用超带宽步进体制。本实验室搭建的穿墙雷达系统需要一个l~2 GHz频带的信号源。根据系统带宽以及杂散、相位噪声等系统参数要求,笔者采用DDS+PLL混合频率合成技术,并充分利用AD9858等高集成化芯片,设计了一种可满足系统信号源输出要求的频率合成器。 1 系统原理与结构 DDS+PLL频率合成器的基本原理是用一个低频、高分辨率的DDS频率来激励或者插入PLL,然后将两者的优势结
所属分类:
其它
发布日期:2021-01-20
文件大小:243712
提供者:
weixin_38710127
«
1
2
3
4
5
»