点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - DDS数字频率合成器
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA的直接数字频率合成器的设计
直接数字频率合成器(DDS)是一种以数字采样技术为基础,以相位累加器为主体的频率合成器。DDS具有相位噪声低、频率分辨率高、频率转换时间短、工作频带宽线路简洁一系列的优点,是目前战术通信的主要技术基础之一。
所属分类:
硬件开发
发布日期:2009-05-10
文件大小:572416
提供者:
wangyan18218
直接数字频率合成器DDS
直接数字频率合成器直接数字频率合成器直接数字频率合成器直接数字频率合成器直接数字频率合成器直接数字频率合成器
所属分类:
专业指导
发布日期:2009-08-07
文件大小:45056
提供者:
oneway11111
直接数字频率合成器 DDS
数字频率合成器 DDS的输出频率为f0=fC*K/2(N)(注:2(N)表示2的N次方,下同 ,fC为基准时钟频率,N为累加器的位数),DDS输出的最低频率 K=1时 fC/2(N),DDS输出的最高频率由Nyquist采样定理决定,即fC/2,K的最大值为2(N)-1,只要N足够大,DDS可以得到很细的频率间隔。要改变DDS的输出频率,只要改变频率控制字K即可
所属分类:
专业指导
发布日期:2010-06-18
文件大小:678912
提供者:
xue258852
正交直接数字频率合成器DDS信号上变频调制
描述了正交直接数字频率合成器产生正弦信号,对其单边带基带信号进行上变频到射频信号及其调制
所属分类:
3G/移动开发
发布日期:2011-03-19
文件大小:159744
提供者:
wyqin1106
基于FPGA的直接数字频率合成器的设计
直接数字频率合成是一种新的频率合成技术,介绍了利用Altera的FPGA器件实现直接数字频率合成器的工作原理和电路设计方法,并利用FLEX器件实现了DDS电路。
所属分类:
数据库
发布日期:2011-06-27
文件大小:97280
提供者:
ls1009
AD9851 DDS数字频率合成器
DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器
所属分类:
管理软件
发布日期:2011-07-22
文件大小:608256
提供者:
yrb670048093
基于PLL的直接数字频率合成器研究
介绍了锁相环(PLL)和直接数字频率合成器(DDS)的基本原理,分析了二者的优缺点,以此为基础,提出了基于锁相环加直接频率合成技术的频率合成器实现方式,同时介绍了DDS芯片AD9850,给出了技术方案,讨论了部分电路设计,并对信号杂散进行了分析。
所属分类:
其它
发布日期:2020-05-25
文件大小:242688
提供者:
weixin_38656989
DDS数字频率合成器
用quartusII编写的dds数字频率合成器,基于相位累加器和rom表,仿真可出正弦波形,附带mifmaker,可自己生成mif文件生成不同波形。通过修改频率字和相位字改变输出频率和相位。
所属分类:
硬件开发
发布日期:2020-07-11
文件大小:11534336
提供者:
sanjiudemiao
基于CPLD控制的DDS数字频率合成器设计
绍了ADI公司新一代DDS芯片AD9952和XILINX公司新一代CPLD产品XC2C128的主要性能,提出了用XC2C128作控制电路,由AD9952构成宽带、低相噪、低功耗数字合成频率源的设计方案,同时对如何提高DDS频谱纯度进行了探讨,给出了超宽带应用电路解决方案。
所属分类:
其它
发布日期:2020-08-02
文件大小:109568
提供者:
weixin_38574410
基于CPLD控制的DDS数字频率合成器设计
DDS是直接数字合成(Direct Digital Synthesis)技术的简称,是近年来随着数字集成电路和计算机的迅猛发展而出现的一种新的频率合成技术。该技术从相位概念出发来对频率进行合成。它采用数字取样技术,将参考信号的频率、相位、幅度等参数转变成一组取样函数,然后直接运算出所需要的频率信号。由于是全数字结构,其输出信号中含有大量杂散谱线。另外,其超宽频带信号也将遇到谐波电平高,从而难以抑制谐波等问题。这些问题严重影响了DDS输出信号的频谱纯度,也成为限制其应用的主要因素。本文提出了一种解
所属分类:
其它
发布日期:2020-10-22
文件大小:431104
提供者:
weixin_38589168
模拟技术中的直接数字频率合成器DDS的优化设计
新一代的直接数字频率合成器DDS,采用全数字的方式实现频率合成。与传统的频率合成技术相比DDS具有以下特点:(1)频率转换快。直接数字频率合成是一个开环系统,无任何反馈环节,其频率转换时间主要由频率控制字状态改变所需的时间及各电路的延时时间所决定,转换时间很短。(2)频率分辨率高、频点数多。DDS输出频率的分辨率和频点数随相位累加器位数的增长而呈指数增长,分辨率高达μHz。(3)相位连续。DDS在改变频率时只需改变频率控制字(即累加器累加步长),而不需改变原有的累加值,故改变频率时相位是连续的。
所属分类:
其它
发布日期:2020-11-05
文件大小:193536
提供者:
weixin_38627104
ADI数字频率合成器AD9910和AD9957满足通信系统要求
美国模拟器件公司(Analog Devices, Inc.)发布具有内置14 bit数模转换器(DAC)的直接数字频率合成器(DDS)集成电路(IC)将时钟速度提高到两倍以上。ADI的DDS IC采用数字技术合成多种跳频应用所需要的模拟波形,例如无线基站、军事和民用雷达、测试设备和安全通信系统。AD9910和AD9957是首次推出的两款速度达到每秒一吉次采样(GSPS)同时将功耗减小50%以上的DDS器件,从而确保这些DDS IC能够满足各种通信、仪表仪器和国防应用的要求。
所属分类:
其它
发布日期:2020-11-27
文件大小:72704
提供者:
weixin_38722193
通信与网络中的ADI全新直接数字频率合成器专为无线便携式设备设计
ADI(Analog Devices, Inc.)公司日前推出专门为无线、便携式设备而设计的完全低功耗、低成本直接数字频率合成器(DDS),将一流的直接数字频率合成气技术扩展用于电池供电的工业、通信与军事电子设备。与竞争产品使用的合成数字控制频率方法不同,AD9913是第一款在250MHz时钟速率功耗仅为50条码扫描仪、雷达探测器、无线遥控以及其他要求高性能、低功耗的高费效比产品。 锁相环(PLL)产品容易受设置时间(单位微秒)以及微调限制,与之不同的是,AD9913设置
所属分类:
其它
发布日期:2020-11-25
文件大小:86016
提供者:
weixin_38750829
ADI公司推出直接数字频率合成器AD9912
美国模拟器件公司(ADI公司)AD9912直接数字频率合成器(DDS)是为测量与测试设备、无线基站以及安全通信设备而设计的,它能提供前所未有的无杂散动态范围(SFDR)性能:信号输出高达400 MHz,功耗不超过1000 mW。这种新的性能的实现是因为采用美国模拟器件公司具有自主知识产权的“杂波抑制”通道,使两个最大的谐波杂散降低高达10 dB。 这简化了设计更,使设计人员在频率分配方面花费更少的时间,尤其是在军用接收机等应用中,最后的每个dB对于保持关键的系统功能都很重要。这种杂
所属分类:
其它
发布日期:2020-12-02
文件大小:80896
提供者:
weixin_38684335
ADI数字频率合成器AD9910和AD9957时钟速度达1 GSPS
美国模拟器件公司(Analog Devices, Inc.)发布具有内置14 bit数模转换器(DAC)的直接数字频率合成器(DDS)集成电路(IC)将时钟速度提高到两倍以上。ADI的DDS IC采用数字技术合成多种跳频应用所需要的模拟波形,例如无线基站、军事和民用雷达、测试设备和安全通信系统。AD9910和AD9957是首次推出的两款速度达到每秒一吉次采样(GSPS)同时将功耗减小50%以上的DDS器件,从而确保这些DDS IC能够满足各种通信、仪表仪器和国防应用的要求。 AD9910 D
所属分类:
其它
发布日期:2020-11-29
文件大小:72704
提供者:
weixin_38642864
ADI推出具有杂散抑制通道的1GSPS直接数字频率合成器
美国模拟器件公司AD9912直接数字频率合成器(DDS)是为测量与测试设备、无线基站以及安全通信设备而设计的,它能提供前所未有的无杂散动态范围(SFDR)性能:信号输出高达400 MHz,功耗不超过1000 mW。这种新的性能的实现是因为采用美国模拟器件公司具有自主知识产权的“杂波抑制”通道,使两个最大的谐波杂散降低高达10 dB。这简化了设计更,使设计人员在频率分配方面花费更少的时间,尤其是在军用接收机等应用中,最后的每个dB对于保持关键的系统功能都很重要。这种杂散抑制能力将直接数字频率合成器
所属分类:
其它
发布日期:2020-11-29
文件大小:52224
提供者:
weixin_38523251
EDA/PLD中的基于FPGA的直接数字频率合成器的设计和实现
摘要:介绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。 关键词:直接数字频率合成(DDS) 现场可编程门阵列(FPGA) 直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。 目前各大芯片制造厂商都相继推出采用先进CMOS工艺生产的高性能和多功能的DDS芯片(其中应用较为广泛的是
所属分类:
其它
发布日期:2020-12-10
文件大小:192512
提供者:
weixin_38500664
EDA/PLD中的基于CPLD控制的DDS数字频率合成器设计
DDS是直接数字合成(Direct DigitalSynthesis)技术的简称,是近年来随着数字集成电路和计算机的迅猛发展而出现的一种新的频率合成技术。该技术从相位概念出发来对频率进行合成。它采用数字取样技术,将参考信号的频率、相位、幅度等参数转变成一组取样函数,然后直接运算出所需要的频率信号。由于是全数字结构,其输出信号中含有大量杂散谱线。另外,其超宽频带信号也将遇到谐波电平高,从而难以抑制谐波等问题。这些问题严重影响了DDS输出信号的频谱纯度,也成为限制其应用的主要因素。本文提出了一种解决
所属分类:
其它
发布日期:2020-12-10
文件大小:115712
提供者:
weixin_38723105
电子测量中的实现直接数字频率合成器的三种技术方案
摘要:讨论了DDS的工作原理及性能性点,介绍了目前实现DDS常用的三种技术方案,并对各方案的特点作了简单的说明。 关键词:直接数字频率合成器 相位累加器 信号源 现场可编程门限列1971年,美国学者J.Tierney等人撰写的“A Digital Frequency Synthesizer”-文首次提出了以全数字技术,从相位概念出发直接合成所需波形的一种新给 成原理。限于当时的技术和器件产,它的性牟指标尚不能与已有的技术盯比,故未受到重视。近1年间,随着微电子技术的迅速发展,直接数字频率合
所属分类:
其它
发布日期:2020-12-10
文件大小:118784
提供者:
weixin_38680957
RFID技术中的直接数字频率合成器(DDS)应用的频率规划
直接数字频率合成器(DDS)应用的频率规划 ADI公司 DDS基本知识与频率规划的意义 DDS被定义为是一种由固定频率参考时钟源产生正弦波的数字技术。需要注意的是,参考时钟源的动态性能会直接影响到DDS的输出频谱。DDS有如下优点: ⑴ DDS的输出频率是数字可调的,它具有小于1Hz的频率分辨率。 ⑵ 输出正弦
所属分类:
其它
发布日期:2020-12-09
文件大小:70656
提供者:
weixin_38580759
«
1
2
3
4
5
6
7
8
9
10
...
15
»