您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 直接数字频率合成器(DDS)应用论文

  2. 直接数字频率合成器(DDS)应用论文DDS+PLL技术与应用.caj
  3. 所属分类:专业指导

    • 发布日期:2009-08-16
    • 文件大小:61440
    • 提供者:ironlotus
  1. 直接数字频率合成器(DDS)应用论文

  2. 直接数字频率合成器(DDS)应用论文 DDS+PLL系统的频谱分析.caj
  3. 所属分类:专业指导

    • 发布日期:2009-08-16
    • 文件大小:83968
    • 提供者:ironlotus
  1. DDS信号发生器合成低频环

  2. 1 引 言 现代频半合成源对频率精度、分辨率、转换时间和频谱纯度等指标提出了越来越高的要求。甚高频(VHF)频率合成器通常采用多锁相环路(PLL)结构,多环合成器将单环中的巨大分频比用多个环路来负担,同时各环,尤其足主环的鉴相频率大幅度提高,从而满足了鉴相频率高、分频比小和分辨率高等要求。但是由于多环组合的固有特性,尤其是分辨率每提高1个数量级,就要增加一级子环路,使得其频率转换速度低、线路复杂、可靠性差。 直接数字式频率合成技术(DDS)的频率分辨率高、频率转换速度快。DDS/PLL混合频率
  3. 所属分类:专业指导

    • 发布日期:2010-03-31
    • 文件大小:215040
    • 提供者:assentliad
  1. 直接数字频率合成器的原理与应用(英文版)

  2. DDS、上下变频过程、CORDIC 算法、DDS/PLL、数模转换、噪声处理等英文版资料
  3. 所属分类:3G/移动开发

    • 发布日期:2011-03-19
    • 文件大小:4194304
    • 提供者:wyqin1106
  1. S波段频综信号源设计及实现

  2. 硕士论文S波段频综信号源设计,由DDS+PLL实现宽带信号源设计,整个设计包含两个部分:控制单元与信号发生单元。
  3. 所属分类:电信

    • 发布日期:2012-10-28
    • 文件大小:5242880
    • 提供者:uestcliang
  1. DDS与PLL的matlab实现

  2. DDS和PLL的matlab实现,DDS和PLL的原理简述,程序可以直接仿真,内有仿真图。
  3. 所属分类:专业指导

    • 发布日期:2014-05-12
    • 文件大小:480256
    • 提供者:u012316424
  1. DDS/PLL在频率合成中的应用.pdf

  2. DDS/PLL在频率合成中的应用.pdfDDS/PLL在频率合成中的应用.pdfDDS/PLL在频率合成中的应用.pdfDDS/PLL在频率合成中的应用.pdfDDS/PLL在频率合成中的应用.pdf
  3. 所属分类:专业指导

    • 发布日期:2008-10-28
    • 文件大小:164864
    • 提供者:q042096
  1. 900MHz DDS/PLL在矿井无线通信系统的中的应用

  2. 900MHz DDS/PLL在矿井无线通信系统的中的应用
  3. 所属分类:嵌入式

    • 发布日期:2014-12-20
    • 文件大小:104448
    • 提供者:qq_24664493
  1. 一种宽带信号产生的DDS+PLL+Hybrid新型结构及实现.

  2. 设计了实验电路,对所提出的电路结构和相位补偿方法进行了验证.试验结果表明,在环路带宽为1MHz和2MHz时,环路的捕获时间分别减小为2.175μs和1.032μs;相位误差小于4°
  3. 所属分类:硬件开发

    • 发布日期:2015-04-05
    • 文件大小:2097152
    • 提供者:jinhuiyu0403
  1. 应用于移动通信的DDS 频率合成器

  2. 随着数字技术的发展, 近十几年来, 直接数字频率合成(DDS) 技术发展很快, 已发展成为主要的频率 合成技术之一。现代许多频率合成器在设计中采用了DDS 和PLL 的混合式频率合成技术, 可以将DDS 的高分 辨率及快速转换时间特性与PLL 的输出功率高、寄生噪声和杂散低的特点有机地结合起来。文中研究了应用于 正交频分复用(O FDM ) 通信系统的DDS+ PPL 混合式频率合成器设计, 给出了系统方案、电路实现及测试结 果, 输出信号功率为- 5 dBm , 带内相位噪声可以达到- 76
  3. 所属分类:专业指导

    • 发布日期:2009-02-17
    • 文件大小:264192
    • 提供者:wasasas
  1. 基于DDS+PLL的X—Band信号源设计

  2. 将DDS和PLL技术结合起来,采用DDS直接激励PLL的混合频率合成方案完成了X波段微波变频信号源的设计,一定程度上解决了频率分辨率、频率转换速度和相位噪声的问题,并完成了实机研制、系统联调试验和测试。结果表明,输出信号的频谱和相噪特性良好,达到了预期的要求。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:82944
    • 提供者:weixin_38723027
  1. 基于DDS+PLL技术的频率合成器的设计

  2. 介绍了一种频率合成技术的设计与实现,基于DDS与PLL的技术产生高频信号频率。该频率合成器由高性能DDS芯片AD9852与锁相环芯片ADF4360-7构成。该方案控制简单、编程灵活、可靠性高,且产生的信号具有输出频率高、分辨率高、频谱纯等优点。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:228352
    • 提供者:weixin_38580959
  1. 基于DDS+PLL的LFM探地雷达信号产生器设计与实现

  2. 介绍了一种宽带线性调频(LFM)雷达信号产生的方法与实现,结合直接数字合成(DDS)+锁相环(PLL)的方式,采用DDS芯片AD9852和集成锁相芯片ADF4360-7完成了设计所需求的宽带线性调频信号。详细说明了该方案设计的构架、各单元电路的设计与实现以及各芯片参数的设定情况。实测结果表明,该频率合成器输出功率>-4 dBm, 环路锁定时间为 14 μs,输出信号相位噪声优于-90 dBc/Hz1 kHz,输出信号达到了所需指标要求。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:474112
    • 提供者:weixin_38692162
  1. 基于DDS+PLL高性能频率合成器的设计与实现

  2. 结合DDS+PLL技术,采用DDS芯片AD9851和集成锁相芯片ADF4113完成了GSM1 800 MHz系统中高性能频率合成器的设计与实现。详细介绍系统中核心芯片的性能、结构及使用方法,并运用ADS和ADISimPLL软件对设计方案进行仿真和优化,特别是滤波器的选择与设计。测试结果表明,该频率合成器具有高稳定度、高分辨率、低相位噪声的特点,达到了设计指标要求。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:155648
    • 提供者:weixin_38733597
  1. 基于DDS+PLL高性能频率合成器的设计与实现

  2. 本文采用DDS和PLL相结合的方法,设计一个应用于(GSM 1 800 MHz系统中的频率合成器,其中输出频带为1 805~1 880 MHz,分辨率为200 kHz,相位噪声为-80 dBc/Hz@1 kHz,频率误差为5 kHz,杂波抑制大于50 dB。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:171008
    • 提供者:weixin_38739950
  1. 基于DDS+PLL实现跳频信号源的设计方法

  2. 航空通信设备包括短波通信、超短波通信设备,短波、超短波通信设备又分为常规通信方式和跳频通信方式,跳频通信因具有抗干扰性强、抗侦测能力好、频谱利用率高和易于实现码分多址等优点被称为无线电通信的“杀手锏”。为提高新装备维护、保障能力,急需研制一种宽频带、调速高、抗干扰能力强、可扩展性好的跳频通信检测系统。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:247808
    • 提供者:weixin_38674115
  1. 单片机与DSP中的一种基于DDS+PLL的Chirp-UWB信号产生方案

  2. 0 引 言   同传统的脉冲超宽带(IR-UWB)相比,线性调频超宽度(Chirp-UwB)以其发射效率高,频带选择灵活,抗多径能力强,容易实现模拟匹配检测等突出优点,已逐渐成为超宽带技术领域的研究热点。   然而,对于宽带Chirp-UWB信号的产生一直是个难题。利用直接数字合成(DDS)产生可以获得高线性度、高稳定性的信号波形,但是由于模数转换器(DAC)速度的限制以及输出幅度受SINC衰落的影响,其输出信号带宽一般最高为100~200 MHz。利用模拟锁相环(PLL)虽可以产生很宽的带
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:357376
    • 提供者:weixin_38586942
  1. 单片机与DSP中的基于DDS+PLL高性能频率合成器的设计与实现

  2. 摘要:结合DDS+PLL技术,采用DDS芯片AD9851和集成锁相芯片ADF4113完成了GSM 1 800 MHz系统中高性能频率合成器的设计与实现。详细介绍系统中核心芯片的性能、结构及使用方法,并运用ADS和ADISimPLL软件对设计方案进行仿真和优化,特别是滤波器的选择与设计。测试结果表明,该频率合成器具有高稳定度、高分辨率、低相位噪声的特点,达到了设计指标要求。   频率合成器是决定电子系统性能的关键设备,随着通信、数字电视、卫星定位、航空航天、雷达和电子对抗等技术的发展,对频率合成
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:216064
    • 提供者:weixin_38692202
  1. 电源技术中的基于DDS+PLL技术的高频时钟发生器

  2. 摘 要:针对直接数字频率合成(DDS)和集成锁相环(PLL)技术的特 性,提出了一种新的DDS激励PLL系统频率合成时钟发生器方案。分析了频率合成系统相位噪 声和杂散抑制的方法,介绍了主要器件AD9854和ADF4106的性能。    关键词:直接数字频率合成;锁相环;相位噪声;杂散抑制   1 引言   高性能合成频率广泛应用在现代通信、雷达和电子测量等技术领域中。频率合成方法主要有 3种:   (1)直接合成法,他利用混频器、倍频器、分频器和带通滤波器完成对频率的算术运算。   (2)应用锁
  3. 所属分类:其它

    • 发布日期:2020-11-27
    • 文件大小:102400
    • 提供者:weixin_38627590
  1. 基于DDS+PLL高性能频率合成器的设计与实现

  2. 摘要:结合DDS+PLL技术,采用DDS芯片AD9851和集成锁相芯片ADF4113完成了GSM 1 800 MHz系统中高性能频率合成器的设计与实现。详细介绍系统中芯片的性能、结构及使用方法,并运用ADS和ADISimPLL软件对设计方案进行仿真和优化,特别是滤波器的选择与设计。测试结果表明,该频率合成器具有高稳定度、高分辨率、低相位噪声的特点,达到了设计指标要求。   频率合成器是决定电子系统性能的关键设备,随着通信、数字电视、卫星定位、航空航天、雷达和电子对抗等技术的发展,对频率合成器提
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:276480
    • 提供者:weixin_38742951
« 12 3 4 5 6 »