您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. C5509A上实现的图像DMA传输及弹孔检测

  2. C5509A上实现的图像DMA传输及弹孔检测,C编写
  3. 所属分类:C

    • 发布日期:2010-12-09
    • 文件大小:3072
    • 提供者:derek_26
  1. Altera DMA 开发文档

  2. Altera 免费提供的DMA IP与一般的MCU中的DMA有些不同.doc DMA(Memory to Memory)驱动演示代码.doc DMA.pdf dma_main.c DMA传输小结.doc DMA在实时图像处理中的应用.pdf DMA在高速红外图像实时处理系统中的应用.pdf DMA方式memory to memory通信的例子(亲自调试过的).doc DMA软件部分程序.txt Nios II HDL提供了DMA控制的一些函数整理.doc NIOSII的DMA的问题.doc 基
  3. 所属分类:硬件开发

    • 发布日期:2013-07-26
    • 文件大小:1048576
    • 提供者:originator
  1. 全功能智能车之CCD 液晶显示 定时器触发ADC触发DMA传输.zip

  2. 该篇文章是继承于CCD终结篇的补充,就是做一件事,就是把原来发送给串口的图像数据放到液晶上显示,其他没有任何的改变
  3. 所属分类:C

    • 发布日期:2015-11-30
    • 文件大小:15728640
    • 提供者:chengdong1314
  1. 基于PCI总线图像采集卡系统设计及测控应用

  2. PCI总线是当今微机的主流总线,它不仅有高达132M/S的传输率、支持直接存储器访问操作(DMA)等特性,还具有即插即用操作等性能。文章首先介绍了基于PCI总线的图像采集技术,提出了基于PCI总线图像采集卡的硬件工作原理和电路设计以及WDM驱动程序的设计与实现方法;结合基于PCI总线图像采集卡的研制,讨论了这种硬件在实际虚拟仪器测控系统中的应用。
  3. 所属分类:其它

    • 发布日期:2020-07-05
    • 文件大小:330752
    • 提供者:weixin_38590567
  1. 创龙C66x平台GigE工业相机图像采集案例

  2. 基于ti KeyStone C66x多核定点/浮点DSP TMS320C665x,单核TMS320C6655和双核TMS320C6657管脚pin to pin兼容,同等频率下具有四倍于C64x+器件的乘累加能力; 主频1.0/1.25GHz,每核运算能力可高达40GMACS和20GFLOPS,包含2个Viterbi协处理器和1个Turbo协处理解码器,每核心32KByte L1P、32KByte L1D、1MByte L2,1MByte多核共享内存,8192个多用途硬件队列,支
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:1048576
    • 提供者:weixin_38684892
  1. 基于PCIe总线的多路实时传输系统设计

  2. 针对多路图像数据的传输及处理带宽需求,使用Virtex-6 FPGA设计实现了基于PCIe总线的多路实时传输系统。该系统主要包括仲裁控制多设备对DDR3的访问,采用PCIe Bus Master DMA方式实现与PC之间的高速传输,以及对全双工传输过程中存在的拥堵问题进行优化。实验结果表明,该实时传输系统最高的传输速率可以达到单工写1 632 MB/s,读1 557 MB/s,全双工写1 478 MB/s,读1 439 MB/s,并且性能稳定,完全满足多路图像采集后的高速传输处理需求。
  3. 所属分类:其它

    • 发布日期:2020-07-29
    • 文件大小:90112
    • 提供者:weixin_38719702
  1. 基于ADSP-BF561的图像平移系统的设计与实现

  2. 基于ADSP-BF561的结构特点,提出了图像平移系统的设计与实现方案。该设计分为硬件和软件两部分。硬件设计上,以ADSP—BF561为核心,控制视频信号的采集、预处理和平移。其中,视频鳊解码分别采用ADV7171,ADV7181B芯片实现。软件设计上,分别使用基于描述子的数据传输方式、DMA和MDMA数据搬移方式,着重解决了图像平移时的实时性问题。试验结果证明了该设计的有效性。
  3. 所属分类:其它

    • 发布日期:2020-08-02
    • 文件大小:83968
    • 提供者:weixin_38601364
  1. 基于PCIE的高速光纤图像实时采集系统设计

  2. 利用PCI Express(PCIE)总线及DMA数据传输技术,设计光纤图像实时采集系统。利用FPGA中的PCIE硬核实现了PCIE总线的DMA传输,同时介绍了整个采集系统的数据流和光纤接口模块的设计。测试结果表明,系统DMA数据传输速度可达到138 MB/s,完全满足高速光纤图像实时采集的需要。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:313344
    • 提供者:weixin_38501299
  1. 嵌入式系统/ARM技术中的嵌入式高速图像数据采集板设计方案

  2. 本文提出了一种基于FPGA+ARM的高速数据采集板的设计方案。该方案采用FPGA完成高速数据采集,通过ARM对FPGA进行控制管理。利用 DMA技术实现了FPGA与ARM之间的数据采集接口设计方案,并实现了Linux操作系统下FPGA设备的中断处理程序的开发。并通过设计千兆以太网接口实现了图像数据的实时远程传输。 1.概述 随着图像处理技术的快速发展,图像采集处理系统在提高工业生产自动化程度中的应用越来越广泛。本文结合实际系统中的前端图像处理和图像数据传输的需要,充分利用
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:109568
    • 提供者:weixin_38501810
  1. 可适应多种时序情况的DMA控制器设计

  2. 在以SD卡为图像存储器件的图像协处理器中,基带芯片和SD卡控制器在速度上的差异经常会导致数据传输错误。为解决此问题,设计了一种可适应多种时序情况的DMA控制器。该DMA控制器的状态机,一方面对基带芯片和SD卡控制器的操作请求进行仲裁,在响应基带芯片请求的同时,适当推迟SD卡控制器的请求;另一方面对DMA读写的数据进行计数,并以此判断SD卡的一次多块读或多块写操作是否完成;最后对基带芯片和SD卡控制器的速度做出判断,必要时暂停速度较快一方的操作。实际工作表明,该DMA控制器能够在基带芯片和SD卡控
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:267264
    • 提供者:weixin_38560797
  1. CCD视频图像的无损传输来自USB2.0块传输方式

  2. 块传输是指每次传输一个数据块,区别于中断等传输方式。块传输是PCI的基本传输方式,也是DMA中基本传输方式。   USB 即“Universal Serial Bus ”,中文名称为通用串行总线。这是近几年逐步在PC 领域广为应用的新型接口技术。USB接口具有传输速度更快,支持热插拔以及连接多个设备的特点。目前已经在各类外部设备中广泛的被采用。目前USB接口有两种:USB1.1和USB2.0。理论上USB1.1的传输速度可以达到12Mbps/秒,而USB2.0则可以达到速度480Mbps/秒,并
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:180224
    • 提供者:weixin_38635449
  1. 基于ADSP—BF561的图像平移系统的设计与实现

  2. 基于ADSP-BF561的结构特点,提出了图像平移系统的设计与实现方案。该设计分为硬件和软件两部分。硬件设计上,以ADSP—BF561为核心,控制视频信号的采集、预处理和平移。其中,视频鳊解码分别采用ADV7171,ADV7181B芯片实现。软件设计上,分别使用基于描述子的数据传输方式、DMA和MDMA数据搬移方式,着重解决了图像平移时的实时性问题。试验结果证明了该设计的有效性。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:179200
    • 提供者:weixin_38657102
  1. 基于ADSP-BF561的图像平移系统的设计与实现

  2. 于ADSP-BF561的结构特点,提出了图像平移系统的设计与实现方案。该设计分为硬件和软件两部分。硬件设计上,以ADSP—BF561为核心,控制视频信号的采集、预处理和平移。其中,视频鳊解码分别采用ADV7171,ADV7181B芯片实现。软件设计上,分别使用基于描述子的数据传输方式、DMA和MDMA数据搬移方式,着重解决了图像平移时的实时性问题。试验结果证明了该设计的有效性。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:211968
    • 提供者:weixin_38555616
  1. 嵌入式系统/ARM技术中的一种高速图像数据采集板的设计方案

  2. 摘要:本文提出了一种基于FPGA+ARM的高速数据采集板的设计方案。该方案采用FPGA完成高速数据采集,通过ARM对FPGA进行控制管理。利用DMA技术实现了FPGA与ARM之间的数据采集接口设计方案,并实现了Linux操作系统下FPGA设备的中断处理程序的开发。并通过设计千兆以太网接口实现了图像数据的实时远程传输。   1.概述   随着图像处理技术的快速发展,图像采集处理系统在提高工业生产自动化程度中的应用越来越广泛。本文结合实际系统中的前端图像处理和图像数据传输的需要,充分利用ARM的
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:223232
    • 提供者:weixin_38748263
  1. 基于PCIE的高速光纤图像实时采集系统设计

  2. 利用PCI Express(PCIE)总线及DMA数据传输技术,设计光纤图像实时采集系统。利用FPGA中的PCIE硬核实现了PCIE总线的DMA传输,同时介绍了整个采集系统的数据流和光纤接口模块的设计。测试结果表明,系统DMA数据传输速度可达到138 MB/s,完全满足高速光纤图像实时采集的需要。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:307200
    • 提供者:weixin_38542148
  1. 基于PCIe总线的多路实时传输系统设计

  2. 针对多路图像数据的传输及处理带宽需求,使用Virtex-6 FPGA设计实现了基于PCIe总线的多路实时传输系统。该系统主要包括仲裁控制多设备对DDR3的访问,采用PCIe Bus Master DMA方式实现与PC之间的高速传输,以及对全双工传输过程中存在的拥堵问题进行优化。实验结果表明,该实时传输系统最高的传输速率可以达到单工写1 632 MB/s,读1 557 MB/s,全双工写1 478 MB/s,读1 439 MB/s,并且性能稳定,完全满足多路图像采集后的高速传输处理需求。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:415744
    • 提供者:weixin_38650951
  1. 嵌入式系统/ARM技术中的MicroBlaze在图像高速双向USB传输中的应用

  2. 摘要:在空间飞行器的遥感过程中,测获的海量数据在实时压缩、硬盘存储的基础上,还要与PC机进行通信。为了解决数据压缩板在通用串行接口高速数据传输中双重角色(主机/外设)的矛盾,本文采用具有OTG功能的USB 芯片ISP1761实现了协议转换、主从自动切换控制以及上/下行高速数据传输。针对ISP1761支持微处理器接口的高速性能,采用Xilinx公司的Virtex4系列FPGA芯片,通过其内嵌的MicroBlaze软核处理器完成芯片初始化以及DMA数据传输控制,实现了对JPEG2000压缩后图像的4
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:214016
    • 提供者:weixin_38614636
  1. 单片机与DSP中的基于DSP的图像压缩无线传输系统设计

  2. 提出一种基于DSP的无线图像传输系统,该系统实现图像的采集、压缩、无线传输及显示。概述系统设计过程,并重点讨论DMA在图像采集和JPEG压缩过程中的应用。最终通过对系统图像传输质量和传输速度的测试证明:该系统有效和实用。该系统设计适用于低端低价位无线图像传输产品或消费电子类产品,特别适合于家庭和临时场所使用的低端无线监控系统。   1 引言   随着航空航天技术的发展,图像无线传输技术日趋成熟。而嵌入式图像无线传输技术以其安装方便、灵活、适合广泛普及等优点在广大领域备受关注。本文介绍一种基于
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:262144
    • 提供者:weixin_38727567
  1. 基于CMOS图像传感器的USB接口图像采集系统设计

  2. 摘要:介绍以CPLD控制为核心的CMOS图像采集系统,系统选用彩色图像传感器OV7620,并通过USB接口以类似DMA方式进行快速的图像传输。最后给出了单片机固件程序和设备驱动程序的实现方法。   关键词:CMOS图像传感器;图像采集;CPLD;USB 系统设计         图1 为图像采集系统的原理框图。系统选用OminiVision公司生产的CMOS芯片OV7620,它是一款集成了一个640×480 (30万像素)图像矩阵的彩色摄像芯片,在隔行扫描模式下工作频率可达60Hz,逐行扫描时为
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:138240
    • 提供者:weixin_38512659
  1. 基于FPGA的DMA数据传输系统设计

  2. 针对数字图像处理过程中的大量数据传输需求,设计了基于FPGA的DMA数据传输系统。上位机基于WinDriver驱动开发工具开发了DMA传输控制程序,下位机基于Xilinx PCIe IP硬核设计了DMA控制逻辑,实现了上位机控制命令发送、数据组包、FPGA端数据读写以及数据乱序重排。经测试该系统DMA写数据速率可达793 MB/s,为理论峰值的79%;DMA读数据速率达752 MB/s,为理论峰值的75%,能高效地完成数据传输任务。
  3. 所属分类:其它

    • 发布日期:2021-01-12
    • 文件大小:1048576
    • 提供者:weixin_38640168
« 12 3 »