点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - DSP中的一种H.264编码器的设计和实现
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
DSP中的一种H.264编码器的设计和实现
H.264/AVC是ITU-T VCEG和ISO/IEC MPEG联合制定的最新视频编码国际标准,是目前图像通信研究领域的热点技术之一。H.264的视频编码层(VCL)采用了许多新技术,因而使其编码性能有了大幅度提高。但这是以复杂度的成倍增加为代价的,这也使得H.264在实时视频编码及传输应用中面临着巨大的挑战。因此,要满足图像压缩的实时性要求,就需要对现有的H.264编解码器进行优化。本文主要讨论H.264系统的硬件平台和任务流程,并针对基于DSP硬件平台的特点,介绍了从代码级对算法进行优化,
所属分类:
其它
发布日期:2020-10-23
文件大小:278528
提供者:
weixin_38732811
DSP中的基于DSP平台的快速H.264编码算法的设计方法
H.264协议是最先进的视频编码标准,但其算法复杂度也是超常的。为了解决这个问题,本文提出一种采用TI公司的最新多媒体处理器Davinci DM6446为核心的硬件平台,而在算法上提出了新的基于拉各朗日(Lagrange)的快速算法,充分利用中间结果,预先排除一些可能性小的预测模式,然后快速完成对运动估计的判决和模式选择的优化处理。实验结果表明:该方法可以有效地解决实时性差的问题,实现具有参考价值的H.264编码器。 1 硬件平台 1.1 Davinci DM6446芯片介绍
所属分类:
其它
发布日期:2020-10-23
文件大小:245760
提供者:
weixin_38503448
通信与网络中的基于TMS320DM642的MPEG4编码器的设计与实现
1 引 言 近年来,随着网络和多媒体技术的发展,视频信息通信的重要性和需求急剧增长,而其中的关键就在于视频压缩编码技术的应用。文献[1]曾提出了一种基于TMS320DM642 DSP的视频编码方案,实现了H.264算法。同H.264相比,MPEG4具有软硬件开发成本低和更容易实现的优势,是目前视频编码应用的主流。本文提出了一种基于TMS320DM642 DSP的MPEG4视频编码器的实现方法,该方案可用于远程视频监控、视频会议等诸多领域。 MPEG4是由国际运动图像专家组(MPEG)开
所属分类:
其它
发布日期:2020-12-05
文件大小:94208
提供者:
weixin_38686677
通信与网络中的基于TMS320DM642的MPEG4编码器设计与实现
1 引 言 近年来,随着网络和多媒体技术的发展,视频信息通信的重要性和需求急剧增长,而其中的关键就在于视频压缩编码技术的应用。文献[1]曾提出了一种基于TMS320DM642 DSP的视频编码方案,实现了H.264算法。同H.264相比,MPEG4具有软硬件开发成本低和更容易实现的优势,是目前视频编码应用的主流。本文提出了一种基于TMS320DM642 DSP的MPEG4视频编码器的实现方法,该方案可用于远程视频监控、视频会议等诸多领域。 MPEG4是由国际运动图像专家组(MPEG
所属分类:
其它
发布日期:2020-12-04
文件大小:93184
提供者:
weixin_38618784
TI KeyStone多核DSP上高度并行的低成本嵌入式HEVC视频编码器
尽管新兴的视频编码标准HEVC将其H.264 / AVC的编码性能提高了一倍,但其显着提高的计算复杂度却使HEVC编码器在嵌入式处理器(例如数字信号处理器)的实时应用中使用时遇到了很大的障碍。 DSP)。在本文中,精心设计和实现了基于TI Keystone多核TMS320C6678 DSP的高度并行的低成本快速HEVC编码解决方案。首先,在充分考虑硬件特性的前提下,重新设计了具有CTU级并行性的HEVC编码器的整体结构,以很好地支持编码并行性。其次,提出了一种低延迟,低内存的多核数据传输机制,以
所属分类:
其它
发布日期:2021-03-21
文件大小:1048576
提供者:
weixin_38596093