您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Altera在FPGA浮点DSP性能方面实现了变革

  2. 导读:Altera公司日前宣布在Arria 10 FPGA集成硬核浮点DSP模块。   Altera公司软件、IP及DSP市场总监Alex Grbic说:“在我们的器件中实现IEEE 754兼容浮点DSP模块的确在FPGA上实现了变革。采用硬核浮点功能,Altera FPGA和SoC的性能和功耗效率比在更多的应用上优于微处理器和GPU.”   硬核浮点DSP模块集成在正在发售的Altera 20 nm Arria 10 FPGA和SoC中,也集成在14 nm Stratix 10 FPGA和
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:120832
    • 提供者:weixin_38605188
  1. DSP中的Altera: FPGA集成硬核浮点DSP

  2. 1 FPGA浮点运算推陈出新  以往FPGA在进行浮点运算时,为符合IEEE 754标准,每次运算都需要去归一化和归一化步骤,导致了极大的性能瓶颈。因为这些归一化和去归一化步骤一般通过FPGA中的大规模桶形移位寄存器实现,需要大量的逻辑和布线资源。通常一个单精度浮点加法器需要500个查找表(LUT),单精度浮点要占用30%的LUT,指数和自然对数等更复杂的数学函数需要大约1000个LUT。因此随着DSP算法越来越复杂,FPGA性能会明显劣化,对占用80%~90%逻辑资源的FPGA会造成严重的布线
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:95232
    • 提供者:weixin_38721252
  1. Altera在FPGA浮点DSP性能方面实现了变革

  2. 导读:Altera公司日前宣布在Arria 10 FPGA集成硬核浮点DSP模块。   Altera公司软件、IP及DSP市场总监Alex Grbic说:“在我们的器件中实现IEEE 754兼容浮点DSP模块的确在FPGA上实现了变革。采用硬核浮点功能,Altera FPGA和SoC的性能和功耗效率比在更多的应用上优于微处理器和GPU.”   硬核浮点DSP模块集成在正在发售的Altera 20 nm Arria 10 FPGA和SoC中,也集成在14 nm Stratix 10 FPGA和
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:131072
    • 提供者:weixin_38595356