您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机与DSP中的电路基础:晶振电路设计方案及建议

  2. 该文将讨论晶振电路设计方案,并解释电路中的各个元器件的具体作用,并且在元器件数值的选择上提供指导。最后,就消除晶振不稳定和起振问题,最后文章还将给出了一些建议措施。   1 晶振的等效电气特性   (1) 概念   [1] 晶片,石英晶体或晶体、晶振、石英晶体谐振器   从一块石英晶体上按一定方位角切下薄片。   [2] 晶体振荡器   在封装内部添加IC组成振荡电路的晶体元件称为晶体振荡器。   (2) 晶振等效电路      图1. 晶振的等效电路
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:129024
    • 提供者:weixin_38632763
  1. 单片机与DSP中的中心频率可调的高线性度带通滤波器设计

  2. 0 引言   常见的片内滤波器的设计带宽都上兆赫兹,而几十千赫兹带宽的滤波器大多采用片外无源器件来实现。原因是低频滤波器的时间常数巨大,在芯片内占据大量的芯片面积。   在片内实现巨大时间常数的通常办法是采取大电阻小电容结合方式。因为大电阻可利用开关电容技术来实现。以前采用开关电容技术实现的滤波器有两个明显缺陷:其一是开关电容在信号通路中会引入大量噪声,从而直接导致滤波器的线性度不高;其二是开关电容的时钟频率必须和后续的ADC频率严格一致,否则会导致丢码。   本文仍采用开关电容技术,但不
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:233472
    • 提供者:weixin_38659955
  1. DSP中的R&S FSV信号分析仪可实现最佳信号分析

  2. 罗德与施瓦茨公司(Rohde & Schwarz,R&S)推出终端信号分析仪——R&S FSV,提供每秒一千次的扫描速度,及40MHz的解析频宽,其支持3GPP LTE或WLAN 802.11n。       该产品利用直觉式的作业概念和触控式屏幕,一个屏幕显示键盘和扩充控制面板,可省下外接鼠标和键盘的空间,并简化研发过程和产线上的量测,R&S FSV比同等级的其它信号分析仪快上五倍,提供较高的生产量。       R&S FSV总测量不确定度在3.6GHz和7GHz时分别只有0.3dB
  3. 所属分类:其它

    • 发布日期:2020-11-02
    • 文件大小:48128
    • 提供者:weixin_38674763
  1. 单片机与DSP中的具有转置结构的FIR滤波器

  2. 直接FIR模型的一个变种称为转置式FIRR滤波器,可以根据图1中的ΠR滤波器来构造:   图1 直接形式的FIR滤波器   ·换输入和输出   ·颠倒信号流的方向   ·用一个差分放大器代替一个加法器,反之亦可   转置式滤波器如图2所示,通常是指FIR滤波器的实现。该滤波器的优点在于我们不再需要给X[n]提供额外的移位寄存器,而且也没有必要为达到高通过量给乘积的加法器(树)添加额外的流水线级。   图2 转置结构的FIR滤波器  欢迎转载,信息来源维库电子市场网(www.d
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:84992
    • 提供者:weixin_38685694
  1. 单片机与DSP中的FIR滤波器理论

  2. 带有常系数的FIR滤波器是一种LTI数字滤波器。z阶或者长度为z的∏R输出对应于输入时间序列x[n]的关系由一种有限卷积数量形式给出,具体形式如下:   其中从f[0]≠0—直到f[L-1]≠0均是滤波器的z阶的系数,同时也对应于ΠR的脉冲响应。对于LTI系统可以更为方便地将(3,2)表示成z域内的形式:   其中F(z)是FIR的传递函数,其z域内的形式如下:   图1给出了z阶LTI型FIR滤波器的图解。可以看出,ΠR滤波器是由一个“抽头延迟线”加法器和乘法器的集合构成的。
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:103424
    • 提供者:weixin_38520437
  1. 单片机与DSP中的数字滤波器组

  2. 数字滤波器组是一组具有公共输入或输出的滤波器,如图所示。图(a)中的分析滤波器组经常用于频谱分析,也就是将输入信号分成R个不同的次能带信号。图(b)中将多个信号合成到公共的输出信号中,就称作合成滤波器组。分析滤波器可以是不相重叠的、稍有重叠或者是完全重叠的。图给出了一个最为常见的稍有重叠滤波器组的示例。   图 典型滤波器细的分解系统展示   区别不同滤波器组的另一个重要特征就是带宽和各个滤波器中心频率之间的间隔。非均匀滤波器组的一个例子就是倍频间隔或小波滤波器组,在均匀滤波器组中,所有
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:71680
    • 提供者:weixin_38554186
  1. 单片机与DSP中的基于单片机的双积分型A/D电路设计

  2. 0 引言   A/D转换电路是数据采集系统中的重要部分,也是计算机应用系统中一种重要的功能接口。目前市场上有两种常用的A/D转换芯片,一类是逐次逼近式的,如AD1*,其特点是转换速度较高,功率较低。另一类是双积分式的,如ICL7135,其特点是转换精度高、抗干扰能力强。但高位数的A/D转换器价格相对较高。本文介绍的一种基于单片机的高精度、双积分型A/D转换电路,具有电路体积小、成本低、性价比高、结构简单、调试容易和工作可靠等特点,有很好的实际应用价值。   1 双积分式ADC基本原理   
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:212992
    • 提供者:weixin_38699352
  1. 单片机与DSP中的RC低通滤波器的响应特性

  2. 曲电阻(R)和电容(C)构成的RC电路是电子电路中使用最多的电路。首先,研究简单的RC电路的特性,针对在CMOS数字电路中的应用进行实验。   图1是各使用一个电阻、一个电容的RC电路。这种电路从频率轴来看,可作为1次低通滤波器处理。所谓低通滤波器是指低频率时通过、高频率时截止,能除去噪声等不需要的高频率的滤波器。   图1 RC电路的频率一增益/相位特性   使用比RC常数所决定的频率f,(称截止频率)低的输人频率时,信号的衰减小;相反地,高频时,因电容C的阻抗(IhoC)与电阻R相
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:199680
    • 提供者:weixin_38592848
  1. 单片机与DSP中的低灵敏度三放大器结构

  2. 图1中的DABP电路提供了优良的性能,可以使用在通用带通滤波器中。使用三个放大器的修正电路如图1所示。该电路在频率较高时,有比DABP更好的性能。利用这种结构和现成的运算放大器,有源带通滤波器在1~2MHz的频率范围内可以设计为中等的带宽。  图1  例5.13 和OABP滤波器   图2  低灵敏度三放大器带通结构   (回转器定-个阻抚转换器件,可以把阻抗z转换为倒数阻抗1/G2z,其中G是常数。因此,阻抗为1/SC的电容可以转换成阻抗为SC/G2,相当于电感量是C/G2的电感
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:107520
    • 提供者:weixin_38744270
  1. 单片机与DSP中的LC滤波器全通结构

  2. (1)1阶定阻电路 图(a)所示的格形网络实现了1阶全通传递函数。此网络也是定阻型的,这就是说,输人阻抗在整个频带内为常数值R。定阻网络可以级联起来而不相互影响,以致总延迟曲线能由各个单独的延迟相加而得到。格形网络有一个等价的不平衡形式,如图(b)所示。其设计公式为:   式中,R是期望的阻抗;0是实数极-零点坐标。相移和延迟特性由上式确定。   图(b)所示电路需要一个磁耦合系数K=1、具有中心抽头的电感。   图1 1阶LC均衡   (2)2阶定阻电路 具有定阻性质的2阶全通
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:131072
    • 提供者:weixin_38682086
  1. 单片机与DSP中的滤波器2阶全通传递函数

  2. 图极-零点图所表示的2阶全通传递函数   由下式给出:   式中,ωr和Q分别是极点的谐振频率(以rad/s为单位)和极点的(b)中的极点-零点的实部和虚部坐标算出:   实现1阶或2阶全通传递函数的无源或有源网络称为“延迟均衡器”,因为通常它们只用来提供所需要的延迟特性而不影响幅度响应。全通网络能够通过各种无源和有源电路来实现,也可以设计具有可调特性的均衡器。     来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:76800
    • 提供者:weixin_38630139
  1. 单片机与DSP中的设计一个串联谐振陷波器

  2. 要求 设计一个串联调谐电路,指标和前例相同,其3dB带宽是50OHz,中心频率为7500Hz。信号源阻抗为1kΩ,负载阻抗是无穷大。   解 ①由下列关系计算元件值:   电路如图1所示。   图1 串联谐振陷波电路   图2 例6.5中的串联陷波器   当串联谐振陷波电路终端负载电阻等于信号源电阻R时,高通3dB截止频率和变换所得带阻滤波器的3dB带宽由下式给出:   式中,Req是信号源电阻和负载电阻并联的等效值。   欢迎转载,信息来自维库电子市场网(www.
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:81920
    • 提供者:weixin_38592502
  1. 单片机与DSP中的设计一个并联谐振陷波器

  2. 要求 设计一个并联调谐电路,其3dB带宽是500 Hz,中心频率为7500Hz。信号源阻抗为零,负载阻抗是1kΩ。求在2500 Hz处相对衰减至少为30dB所需要的最小电感Q值。   电路结果如图1所示。   图1衰减和QL/Qbr的关系         图2 例6.4中的并联陷波器   ②在fo处衰减30dB时,所要求的比值QL/Qbr可由图2或式(6.22)决定,近似为30。所以,电感Q值应当超过30倍的Qbr即450,其中Qb=fo/BW3dB。   通常希望带阻网络
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:106496
    • 提供者:weixin_38580959
  1. 单片机与DSP中的atlab对典型IIR的支持

  2. 目前,Matlab中对ΠR设计的软件支持主要包括如下资源:   ①SPT=信号处理工具箱。   ②FT=滤波器设计工具箱。   ③FT2=滤波器设计工具箱2。   软件SPT中基本的可选项列于表1中。关于它们的功能、语法和工作原理的细节可在在线帮助中找到。   图1~4和表2列出了SPT中传统的IIR部件。   表1  Matlab对典型IIR的支持   表2 信号处理工具箱对典型IIR的支持   欢迎转载,信息来自维库电子市场网(www.dzsc.com)   
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:197632
    • 提供者:weixin_38655780
  1. 单片机与DSP中的典型滤波器组系统

  2. 多速率系统常常以滤波器组的形式出现。滤波器组将输人时间序列分配到一组子带滤波器上,即图1 中的Hi(z)和Fi(z)。子带滤波器分为所谓的分析部分和综合部分。各子带分析滤波器将其输出传给单独的子带综合滤波器。取决于Hi(z)和Fi(z)的选择,输出可以是输人多x[k]的一个副本,这个副本可能是按比例缩放过的和/或延时过的。另外一些滤波器组可能只产生输人r[k]的近似,此外还有一些设计策略对产生的输出没有约束。基于信号的特点,可以证明分析部分与综合部分之间的接口存在许多滤波器组解决方案。在一定条件
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:68608
    • 提供者:weixin_38737335
  1. 单片机与DSP中的数字滤波器指数序列

  2. 要求 假定x(t)是指数衰减咛列:r≥o时,x(t)=eut;当t<0时,x(t)=0。其图像如图1所示。求采样速率为fs=1/Ts序列的Z变换X(Z)。   解 采样后的时间序列是   图1  指数信号实   进行z变换的过程和处理方法与支持信号和系统分析的Laplace变换非常相近。特别的,信号和系统通常用事先做好的表格,如表1 中的项进行处理。表1 包含了常用的离散时问系统的z变换。   实指数信号的研究在下例中进行。   表1 初等函数的z变换   欢迎
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:248832
    • 提供者:weixin_38562492
  1. 单片机与DSP中的PIC单片机与16位串行D/A转换类型概述

  2. 1.电流型D/A   图1所示为电流衰减型D/A转换器原理图。图中T1、T2…TN和RE构成权电流发生器中的恒流源。各个管子的 RE是相等的,所以各位恒流源中的电流相等,我们把它记为IE。R-2R梯形为电流源的负载。电子开关K1,K2 …KN可以控制乃通向地端还是流进R-2R梯形电阻网络和加法器,在加法器的相加点可以流入加权电流的和。 图1 电流衰减型D/A转换器   如果只有电子开关Κ,将恒流源Y1和R-2R梯形电阻网络与加法器接通,其他电子开关均接向地,则通过加 法器相加点的电流正好是
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:98304
    • 提供者:weixin_38514501
  1. 单片机与DSP中的Atmel推出AT91SO安全微控制器产品系列新品

  2. Atmel(R) Corporation 宣布其面向高安全性系统的 AT91SO 系列新添3名成员。这些设备与已经被广泛用于电子交易终端等安全需求更高的市场中的 AT91SO100 安全硅平台完全兼容。      新型 AT91SO25、AT91SO50 和 AT91SO51 基于 Atmel 的 ARM(R) SecurCore(TM) SC100 CPU 核,拥有 256 Kbyte 用于程序与数据的 EEPROM,32 Kbyte 用于片上 Atmel 库的 ROM,以及 100 K
  3. 所属分类:其它

    • 发布日期:2020-12-03
    • 文件大小:74752
    • 提供者:weixin_38554781
  1. 单片机与DSP中的JHD161A LCD显示器及其与PIC16F877单片机的连接

  2. JHD161A液晶模块是一种用5x7点阵图形来显示字符的液晶显示器,是武汉博控科技有限公司生产的1行16个字符的LCD显示模块,它采用的控制芯片是三星电子公司生产KS0066驱动芯片。它采用16脚接口,其中VSS为地电源,VDD接5V正电源,V0为液晶显示器对比度调整端,接正电源时对比度最弱,接地电源时对比度最高,对比度过高时会产生“鬼影”,使用时可以通过一个10K的电位器调整对比度(如图1中的RW)。RS为显示、指令选择线,当RS为高电平时单片机向LCD模块进行读写操作;E为数据接收、发送标志
  3. 所属分类:其它

    • 发布日期:2020-12-02
    • 文件大小:109568
    • 提供者:weixin_38526751
  1. 单片机与DSP中的FIR数字滤波器分布式算法的原理及FPGA实现

  2. 摘要:在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法,并通过Xilinx ISE在Modelsim下进行了仿真。 关键词:分布式算法 DALUT FPGA FIR数字滤波器正在迅速地代替传统的由R、L、C元件和运算放大器组成的模块滤波器并且日益成为DSP的一种主要处理环节。FPGA也在逐渐取代ASIC和PDSP,用作前端数字信号处理的运算(如:FIR滤波
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:70656
    • 提供者:weixin_38732463
« 12 3 4 5 6 7 8 9 10 »