点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - DSP设计流程
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
DSP Builder 9.0设计教程下载.pdf
DSP Builder是一个系统级(或算法级)设计工具,它架构在多个软件之上,并把系统级(或仿真建模)和RTL级(硬件实现)连两个设计领域的设计工具连接起来,都放在了Matlab/Simlink图形设计平台上,而将QuartusII作为底层设计工具置于后台,最大程度的发挥了这种工具的优势.
所属分类:
硬件开发
发布日期:2009-09-09
文件大小:1048576
提供者:
lzx20088
DSP设计流程指南(PDF).pdf
This user guide introduces the DSP Builder Advanced Blockset, including the key differences between the DSP Builder standard and advanced blocksets with advice about when to use each blockset. It also provides information about interoperability betw
所属分类:
硬件开发
发布日期:2009-10-11
文件大小:463872
提供者:
kingtone
从Simulink模型自动生成VHDL代码——基于DSP Builder的FPGA设计流程
介绍了基于Altera提供的DSP Builder开发工具从Simulink模型自动生成VHDL代码的一种新的FPGA设计 流程,并基于此流程实现了一个7阶FIR数字低通滤波器。
所属分类:
硬件开发
发布日期:2010-01-01
文件大小:148480
提供者:
yangzhangang
FPGA设计指南器件、工具和流程(英文原版)
本书是英文原版哦 本书用简洁的语言向读者展示了什么是FPGA、FPGA如何工作、如何对FPGA编程以及FPGA设计中遇到的各种概念、器件和工具,如传统的基于HDL/RTL的仿真和逻辑综合、最新的纯C/C++设计捕获和综合技术以及基于DSP的设计流程。另外,本书还涉及大量丰富的、工程师所需的技术细节。 本书适用于使用FPGA进行设计的工程师、进行嵌入式应用任务开发的软件工程师以及高等院校电气工程专业的师生。
所属分类:
硬件开发
发布日期:2010-12-24
文件大小:4194304
提供者:
oiloilpig
FPGA设计指南:器件、工具和流程 中文版
本书用简洁的语言向读者展示了什么是FPGA、FPGA如何工作、如何对FPGA编程以及FPGA设计中遇到的各种概念、器件和工具,如传统的基于HDL/RTL的仿真和逻辑综合、最新的纯C/C++设计捕获和综合技术以及基于DSP的设计流程。另外,本书还涉及大量丰富的、工程师所需的技术细节。 本书适用于使用FPGA进行设计的工程师、进行嵌入式应用任务开发的软件工程师以及高等院校电气工程专业的师生。
所属分类:
硬件开发
发布日期:2010-12-24
文件大小:20971520
提供者:
oiloilpig
matlab在DSP中开发应用
详细讲述了mattlab在dsp中的应用,主要是设计流程的介绍与实例,很经典
所属分类:
硬件开发
发布日期:2011-03-07
文件大小:267264
提供者:
xuzzzxing
基于DSP的软件开发流程
包括DSP的硬件设计流程,以及系统软件编程的步骤,芯片的采取等内容
所属分类:
C
发布日期:2012-11-02
文件大小:149504
提供者:
demetrius
DSP 硬件设计
基于DSP的图像处理硬件设计流程。这是一个基于IT公司C6000系列数字信号处理芯片TMS32OC6211(以下简称DSP)将模拟视频进行数字化处理的设计方案,其中视频解码模块完成复合模拟视频信号的数字化。
所属分类:
数据库
发布日期:2013-12-05
文件大小:451584
提供者:
u013053662
基于Matlab&Dsp;_Builder的DSP系统设计技术
基于Matlab&Dsp;_Builder的DSP系统设计技术,利用matlab来知道DSP设计,大大简化DSP设计流程和时间,值得学习
所属分类:
C
发布日期:2017-10-10
文件大小:2097152
提供者:
ironbat
DSP课程实验程序,用于实现FIR低通滤波器
通过利用DSP来设计和实现FIR及IIR数字滤波器,熟悉FIR滤波器的原理及设计流程,并了解DSP集成开发环境的使用和特点,了解并掌握有关DSP的相关知识,掌握滤波器设计的原理、方法,学会怎样用程序去实现,学会调试程序,并掌握CCS等软件的操作。
所属分类:
嵌入式
发布日期:2018-04-19
文件大小:107520
提供者:
qq_20541329
第五章-基于FPGA的DSP开发技术.ppt
5.1 基于 MATLAB/DSP Builder 的DSP模块设计流程 5.2 正弦发生器模块的设计 5.3 FIR 数字滤波器设计 5.4 IIR 数字滤波器的设计
所属分类:
讲义
发布日期:2020-02-13
文件大小:15728640
提供者:
gangniu516617
一种加速5G和AI开发的新型DSP设计架构
VSORA是一家法国巴黎的DSP设计工具公司,推出了一种高效5G宽带新型设计架构,迅速从5G和AI的芯片开发中脱颖而出。近日,创始人兼首席执行官KhaledMaalej和我谈到了VSORA的多核数字信号处理(DSP)知识产权(IP)以及5G和AI应用程序的开发流程。
所属分类:
其它
发布日期:2020-07-13
文件大小:115712
提供者:
weixin_38604620
以双DSP为核心的FM-DCSK通信系统方案设计
采用FM-DCSK调制的混沌保密通信较其它混沌键控保密通信具有更优良的特性,但同时电路实现也更加复杂。DSP以其高效和灵活性在混沌通信中具有广阔的应用前景。文中根据TMS320C5402的特点,给出了用两块DSP来实现FM-DCSK通信系统的硬件方案,同时给出了系统独立工作时的硬件原理框图和软件设计流程。
所属分类:
其它
发布日期:2020-07-30
文件大小:84992
提供者:
weixin_38528888
基于DSP便携式数控测井系统的设计
这里介绍系统的整体结构及地面系统中数据处理模块硬件电路设计,交给出软件设计流程。该地面系统可与常规的井下仪器挂接,完成相应的测井任务,同时大大提高系统数据传输能力.
所属分类:
其它
发布日期:2020-08-01
文件大小:94208
提供者:
weixin_38715008
DSP中的DSP设计流程
引言 世界正处于高科技下一波快速增长的开端,AccelChip公司 Dan Ganousis DSP 已经成为业界公认的、将按指数增长的技术焦点。 目前,大多数DSP设计已经能在半导体生产商(如T1、ADI、Freescale等)提供的通用DSP芯片上实现。通用处理器的价格相对比较便宜,并且有高质量和廉价的编程工具、方便快速实现DSP算法的支持,但开发人员更希望在原型创建和调试过程中能进行重新编程。 图1 通用DSP处理器的性能与通信领域需要的DSP处理性能的比较 速度的
所属分类:
其它
发布日期:2020-10-20
文件大小:149504
提供者:
weixin_38663167
单片机与DSP中的Actel 提供安全的设计流程
Actel公司宣布其Libero集成设计环境 (IDE) 增添重要的崭新功能。全新Libero 6.3软件提供安全的设计流程 — 从综合直至实施 — 以便将Actel的CoreMP7 (业界首个软ARM7系列处理器) 集成到Actel的单芯片非挥发性现场可编程门阵列 (FPGA) 中。随着这个软件的推出,Actel以其业界领先的SmartTime静态时序分析环境为基础,提供强化的最小延迟支持,并以独特的方式实现高速FPGA的精确时间保持特性。这款强化的软件还可自动实现I/O电压分配任务,并支持A
所属分类:
其它
发布日期:2020-12-09
文件大小:69632
提供者:
weixin_38659248
以一种混合的设计流程克服层次化设计的局限(一)
在平面设计流程中,布局和布线资源总是可见的和可用的。然后设计者可以进行布线优化并避免拥塞从而达到高质量设计优化。但很长的工具运行时间和大存储空间需求,使得大型的优化密集的设计对平面设计的需求减少了。 另一方面,传统的层次化设计优化流程极大地减少了工具的运行时间和对存储空间的需求。这些设计流程允许设计者将一项设计分成许多块并分别并行优化这些模块。但传统的层次化设计流程会导致穿过这些模块的关键路径和布置在这些模块周围的关键网络的时序达不到最理想的程度。 因此,开发出来一种混合层次化设计流程以
所属分类:
其它
发布日期:2020-12-13
文件大小:81920
提供者:
weixin_38562392
DSP设计流程
世界正处于高科技下一波快速增长的开端,AccelChip公司DanGanousisDSP已经成为业界公认的、将按指数增长的技术焦点。目前,大多数DSP设计已经能在半导体生产商(如T1、ADI、Freescale等)提供的通用DSP芯片上实现。通用处理器的价格相对比较便宜,并且有高质量和廉价的编程工具、方便快速实现DSP算法的支持,但开发人员更希望在原型创建和调试过程中能进行重新编程。图1通用DSP处理器的性能与通信领域需要的DSP处理性能的比较现在,对电子系统的性能要求已经超过了通用DSP处理器
所属分类:
其它
发布日期:2021-03-02
文件大小:147456
提供者:
weixin_38560107
自上而下直到物理实现的DSP设计流程
世界正处于高科技下一波快速增长的开端,DSP已经成为业界公认的、将按指数增长的技术焦点。目前,大多数DSP设计已经能在半导体生产商(如T1、ADI、Freescale等)提供的通用DSP芯片上实现。通用处理器的价格相对比较便宜,并且有高质量和廉价的编程工具、方便快速实现DSP算法的支持,但开发人员更希望在原型创建和调试过程中能进行重新编程。图1通用DSP处理器的性能与通信领域需要的DSP处理性能的比较 速度的需要 现在,对电子系统的性能要求已经超过了通用DSP处理器的能力。图1显示了由宽带网
所属分类:
其它
发布日期:2021-02-03
文件大小:192512
提供者:
weixin_38601364
DSP设计流程
世界正处于高科技下一波快速增长的开端,AccelChip公司Dan GanousisDSP已经成为业界公认的、将按指数增长的技术焦点。目前,大多数DSP设计已经能在半导体生产商(如T1、ADI、Freescale等)提供的通用DSP芯片上实现。通用处理器的价格相对比较便宜,并且有高质量和廉价的编程工具、方便快速实现DSP算法的支持,但开发人员更希望在原型创建和调试过程中能进行重新编程。图1通用DSP处理器的性能与通信领域需要的DSP处理性能的比较现在,对电子系统的性能要求已经超过了通用DSP处理
所属分类:
其它
发布日期:2021-01-31
文件大小:147456
提供者:
weixin_38617615
«
1
2
3
4
5
6
7
8
9
10
...
19
»