您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. dsp学习必须掌握的几点

  2. 仿真工作正常对于DSP 的基本要求 1)DSP 电源和地连接正确。2)DSP 时钟正确。3)DSP 的主要控制信号,如RS 和HOLD 信号接高电平。 4)C2000 的watchdog 关掉。5)不可屏蔽中断NMI 上拉高电平
  3. 所属分类:硬件开发

    • 发布日期:2011-08-23
    • 文件大小:23552
    • 提供者:li64331218
  1. SEED-OMAP3530在CCSv4下的默认配置及ARM引导DSP启动过程

  2. 由于本人在使用合众达OMAP3530启动DSP过程中遇到无法连接DSP问题,折腾久矣,终于成功了,记录下了该过程,已成功测试,希望对你又帮助。
  3. 所属分类:C

    • 发布日期:2012-05-30
    • 文件大小:397312
    • 提供者:ivyyan1987
  1. TI dsp 28xx中文资料

  2. TMS320F28xx 和 F28xxx 数字信号控制器(DSCs)包括了多种复杂的外部设备,这些外部设备,都是在 相当高的频率下使用,这些高频外设通常要和模数转换设备、低电压模拟信号设备进行连接。本应用指南 是按照系统级的硬件设计来组织安排,包含了一些电路板布局设计的方案。因为在项目的系统调试阶段, 发现硬件错误和进行调试是非常耗时,并且比较困难,所以利用这些通用的原型方案,可以避免一些电路 硬件方面的设计错误,这样可以节省开发时间。在设计阶段有一些难点,主要和下面一些方面有关:时钟 的产生
  3. 所属分类:硬件开发

    • 发布日期:2012-08-21
    • 文件大小:1048576
    • 提供者:huzhongchao
  1. CCS5.0以上SEED XDS560Plus仿真器连接问题(-2083)解决方法

  2. CCS5.0以上SEED XDS560Plus仿真器连接问题(-2083)解决方法
  3. 所属分类:硬件开发

    • 发布日期:2014-06-22
    • 文件大小:79872
    • 提供者:comboy758
  1. 做DSP最应该懂得157个问题

  2. 做DSP最应该懂得157个问题(回答) TI DSP的发展同集成电路的发展一样,新的DSP都是3.3V的,但目前还有许多外围电路是5V的,因此在DSP系统中,经常有5V和3.3V的DSP混接问题。在这些系统中,应注意: 1)DSP输出给5V的电路(如D/A),无需加任何缓冲电路,可以直接连接。 2)DSP输入5V的信号(如A/D),由于输入信号的电压>4V,超过了DSP的电源电压,DSP的外部信号没有保护电路,需要加缓冲,如74LVC245等,将5V信号变换成3.3V的信号。 3)仿真器
  3. 所属分类:硬件开发

    • 发布日期:2009-04-22
    • 文件大小:106496
    • 提供者:jzy0510
  1. DSP算法应用与设计(2.1).pdf.pdf

  2. DSP算法应用与设计(2.1).pdfpdf,DSP算法应用与设计(2.1).pdf42第一部分DP其使用 DRAM far TDRAM 工RA阿 白y1enx工DRAM ⑦,闩举程序怎样开始?谁调这个爿举程序? 儇设写好了一个C程序,编译-汇编并链唼后,把它下载到DSF或一块与DSP相连的ROM 屮,然后按下复位键,发生了什么?它怎样开始? 程序员必须确信自举强序调用了,其广法是提供一个揞向自举函数c_ intto的中断向量 特别是与DSP复位关联的中断向量必须设置成指向举函数,参考图2-19
  3. 所属分类:其它

    • 发布日期:2019-09-14
    • 文件大小:5242880
    • 提供者:weixin_38744375
  1. 6455等DSP的EMIF总线连接电阻

  2. 6455等DSP的EMIF总线连接电阻问题
  3. 所属分类:Web开发

    • 发布日期:2014-06-17
    • 文件大小:106496
    • 提供者:dameng_
  1. 基于CPLD的DSP多SPI端口通信设计

  2. SPI通信方法具有硬件连接简单、使用方便等优点,应用广泛。采取硬件和软件相结合的措施,可以确保SPI通信中数据的同步,实现可靠通信。本文给出了DSP多SPI端口通信的实际与实现过程,讨论了其中的关键技术问题。SPI多端口通信方法基于CPLD实现,易移植,易于实现功能扩展,可广泛应用于各种采用SPI通信方式的自动化装置。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:103424
    • 提供者:weixin_38651273
  1. 基于DSP核信号采集系统通讯接口电路设计

  2. 论述了基于USB的DSP核信号数据采集系统通讯接口的设计方法,其中数据采集系统中的USB通讯芯片采用CY7C68001,上位机通讯界面采用Microsoft Visual C++编写,同时采用CPLD很好地解决了各芯片的逻辑问题。实际测试表明利用USB接口提高了数据传输的速率,节省了资源,而且即插即用的方式方便了连接。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:78848
    • 提供者:weixin_38631738
  1. DSP与慢速设备接口的实现

  2. 文章介绍了DSP与慢速设备接口的一种时序转换方法。通过该方法,可以解决DSP与传统输入输出设备时序不匹配的问题,从而实现DSP与8080、6800等时序兼容的或其它慢速读写周期的输入/输出设备的直接连接,如液晶显示模块、打印机、键盘等。
  3. 所属分类:其它

    • 发布日期:2020-08-01
    • 文件大小:76800
    • 提供者:weixin_38549327
  1. DSP与单片机通信的多种方案设计

  2. 将DSP和单片机构成双CPU处理器平台,可以充分利用DSP对大容量数据和复杂算法的处理能力,以及单片机接口的控制能力。而DSP与单片机之间快速正确的通信是构建双CPU处理器的关键问题。下面就此问题分别设计串行SCI、SPI和并行HPI三种连接方式。
  3. 所属分类:其它

    • 发布日期:2020-08-12
    • 文件大小:329728
    • 提供者:weixin_38607479
  1. 基于FPGA+DSP的雷达高速数据采集系统的实现

  2. 激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结合硬件
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:318464
    • 提供者:weixin_38706531
  1. DSP核信号采集系统通讯接口设计

  2. 论述了基于USB的DSP核信号数据采集系统通讯接口的设计方法,其中数据采集系统中的USB通讯芯片采用CY7C68001,上位机通讯界面采用Microsoft Visual C++编写,同时采用CPLD很好地解决了各芯片的逻辑问题。实际测试表明利用USB接口提高了数据传输的速率,节省了资源,而且即插即用的方式方便了连接。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:160768
    • 提供者:weixin_38501045
  1. JTAG接口无法连接的问题

  2. 本文包含两部分内容:1)续写TI DSP连接不上的问题;2)顺便提一下Xilinx FPGA的JTAG口连接不上的问题。
  3. 所属分类:其它

    • 发布日期:2020-08-20
    • 文件大小:214016
    • 提供者:weixin_38606811
  1. 单片机的电平匹配问题

  2. 一般单片机、DSP、FPGA他们之间管教能否直接相连. 一般情况下,同电压的是可以的,不过最好是要好好查查技术手册上的VIL,VIH,VOL,VOH的值,看是否能够匹配(VOL要小于VIL,VOH要大于VIH,是指一个连接当中的)。有些在一般应用中没有问题,但是参数上就是有点不够匹配,在某些情况下可能就不够稳定,或者不同批次的器件就不能运行。
  3. 所属分类:其它

    • 发布日期:2020-08-15
    • 文件大小:75776
    • 提供者:weixin_38670208
  1. 基于DSP和GC5322的数字预失真系统设计

  2. 本文提出一种基于硬件的数字预失真校正系统的设计方法。采用TI公司的数字信号处理器DSP芯片C6727B和专用的数字预失真芯片GC5322实现预失真系统。文中重点介绍DSP和GC5322的软硬件连接。硬件数字预失真系统由专用器件实现预失真处理,解决预失真的实时性问题;此外,进行预失真系统设计时,只需要实现对硬件芯片的配置,而无须编写复杂的算法,简化实现难度。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:179200
    • 提供者:weixin_38586186
  1. CH372或CH375的USB通讯问题解答

  2. 1、如果是在没有单片机的情况下,进行简单的I/O输入输出,那么可以参考CH341的资料,CH341不需要单片机就能独立工作,可以提供串口、并口、兼容IIC或I2C的2线接口、兼容SPI及JTAG的4线接口、5线接口等,可以提供多个GPIO通用I/O,可以用于控制低速模数转换AD、DA、数字I/O、I/O扩展等。 2、如果是单片机/DSP等与计算机相连接,也就是USB设备方式的应用,那么参考...
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:136192
    • 提供者:weixin_38730821
  1. DSP开发常见问题宝典

  2. TI DSP的发展同集成电路的发展一样,新的DSP都是3.3V的,但目前还有许多外围电路是5V的,因此在DSP系统中,经常有5V和3.3V的DSP混接问题。在这些系统中,应注意: 1)DSP输出给5V的电路(如D/A),无需加任何缓冲电路,可以直接连接。
  3. 所属分类:其它

    • 发布日期:2020-08-29
    • 文件大小:214016
    • 提供者:weixin_38655011
  1. 做DSP最应该懂得157个问题

  2. 四.5V/3.3V如何混接? TI DSP的发展同集成电路的发展一样,新的DSP都是3.3V的,但目前还有许多外围电路是5V的,因此在DSP系统中,经常有5V和3.3V的DSP混接问题。在这些系统中,应注意: 1)DSP输出给5V的电路(如D/A),无需加任何缓冲电路,可以直接连接。 2)DSP输入5V的信号(如A/D),由于输入信号的电压>4V,超过了DSP的电源电压,DSP的外部信号...
  3. 所属分类:其它

    • 发布日期:2020-08-29
    • 文件大小:210944
    • 提供者:weixin_38672815
  1. 嵌入式系统/ARM技术中的嵌入式DSP上实现FlexRay总线的方法

  2. 引 言   FlexRay总线是最近推出的一种采用点对点(星型拓扑结构)连接,借助无屏蔽或屏蔽双绞线电缆的先进高速串行同步和异步通信系统。FlexRay总线具有故障容限,可提供500kbps~10 Mbps的确定数据传输速率和24位CRC(循环冗余)校验码。FlexRay是一种时间触发型总线,所有的子系统按照预先设定的时隙进行连续通信。FlexRay总线的推出可以解决目前车载多种电子设备的网络连接问题,而早期的CAN总线和LIN总线已经无法满足现代车载电子设备的高速通信要求。   本文介绍一
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:183296
    • 提供者:weixin_38699784
« 12 3 4 5 6 7 »