您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 一种全数字QAM调制射频输出的FPGA的设计和实现

  2. 数字电视要求载波的频率范围为5 MHz~860 MHz,但由于受到FPGA内部资源运算速度的限制,一般只能实现中频调制[1]。传统的射频调制[2]需要在中频调制之后加上变频器,但这样增加了设计的复杂度及成本。本文采用多相滤波器、多相数字频率合成器及OSERDES技术,在FPGA内部通过对基带信号进行288倍插值运算,采用ADI 公司最新推出的AD9739,实现了全数字QAM射频调制。   1 系统构架   DVB-C的符号率一般为3 Mb/s~7 Mb/s,该TS流先经过信道编码,星图映射后生成
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:249856
    • 提供者:weixin_38663516
  1. DVB-S射频调制的FPGA实现

  2. 一种采用AD9789与FPGA相结合,在FPGA上实现全数字QPSK射频调制的方案。介绍了AD9789的接口设计及配置流程,并给出了设计实例。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:300032
    • 提供者:weixin_38562626
  1. EDA/PLD中的DVB-S射频调制的FPGA实现

  2. 摘  要: 一种采用AD9789与FPGA相结合,在FPGA上实现全数字QPSK射频调制的方案。介绍了AD9789的接口设计及配置流程,并给出了设计实例。   DVB-S标准只是规定了信道编码及调制方式,没有提供具体的射频调制方案,DVB-S标准要求载波的频率范围为950 MHz-2150 MHz,由于受到FPGA内部资源运算速度的限制,一般只能实现中频调制[1]。传统的射频调制是在中频调制后加模拟上变频,如中频调制之后采用AD8346[2]进行射频调制,但这样就增加了设计的复杂度及成本。本文
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:272384
    • 提供者:weixin_38581777
  1. DVB-S射频调制的FPGA实现

  2. 摘  要: 一种采用AD9789与FPGA相结合,在FPGA上实现全数字QPSK射频调制的方案。介绍了AD9789的接口设计及配置流程,并给出了设计实例。   DVB-S标准只是规定了信道编码及调制方式,没有提供具体的射频调制方案,DVB-S标准要求载波的频率范围为950 MHz-2150 MHz,由于受到FPGA内部资源运算速度的限制,一般只能实现中频调制[1]。传统的射频调制是在中频调制后加模拟上变频,如中频调制之后采用AD8346[2]进行射频调制,但这样就增加了设计的复杂度及成本。本文
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:377856
    • 提供者:weixin_38747818