点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - EDA/PLD中的优化FPGA功耗的设计技术
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
EDA/PLD中的Xilinx FPGA的功耗优化设计
对于FPGA来说,设计人员可以充分利用其可编程能力以及相关的工具来准确估算功耗,然后再通过优化技术来使FPGA设计以及相应的PCB板在功率方面效率更高。 静态和动态功耗及其变化 在90nm工艺时,电流泄漏问题对ASIC和FPGA都变得相当严重。在65nm工艺下,这一问题更具挑战性。为获得更高的晶体管性能,必须降低阈值电压,但同时也加大了电流泄漏。Xilinx公司在降低电流泄漏方面做了许多努力,尽管如此,源于泄漏的静态功耗在最差和典型工艺条件下的变化仍然有2:1。泄漏功耗受内核电压(V
所属分类:
其它
发布日期:2020-11-10
文件大小:160768
提供者:
weixin_38749863
EDA/PLD中的电信应用基于FPGA的功耗优化解决方案
引言 针对中心机房功耗越来越大的问题,某些电信运营商制定了采购设备功耗每年降低20%的目标。半导体是功耗问题的关键所在,其解决方法是重新设计芯片实施和交付方案,而最新一代FPGA可以说是主要的推动力量。通过采用基于40nm的半导体最新制造工艺以及创新方法来优化这些复杂的器件,设计人员能够在单芯片中集成更多的功能。这不但降低了总功耗,而且还可以降低后续工艺节点每一相应功能的功耗。 TPACK便是能够充分发挥低功耗优势的公司之一,它是世界上最大的电信系统供应商之一,可提供基于Altera
所属分类:
其它
发布日期:2020-11-09
文件大小:149504
提供者:
weixin_38692184
EDA/PLD中的优化FPGA功耗的设计技术
无论从微观到宏观、从延长电池寿命到减少全球变暖的温室效应等等,各种不同因素都在迅速推动系统设计人员关注节能问题。一项有关设计优先考虑事项的最新调查指出,大部分工程师已把功耗排在首位,或者是将其紧跟在性能、密度和成本之后。 在功耗方面,FPGA带来了独特的挑战。系统设计人员只要能够透彻充分的了解这些挑战,以及应对挑战所需的新技术、新方法和新工具,就能够发挥基于FPGA的便携式系统的部署优势。随着业界越来越多地采用FPGA,为更广泛的应用产品提供灵活性并加快其上市速度,这点便显得愈加重要。
所属分类:
其它
发布日期:2020-11-08
文件大小:191488
提供者:
weixin_38640443
EDA/PLD中的赛灵思推出 ISE 12设计套件用智能时钟门控技术
赛灵思公司(Xilinx, Inc.)日前推出 ISE 12软件设计套件,实现了具有更高设计生产力的功耗和成本的突破性优化。ISE 设计套件首次利用“智能”时钟门控技术,将动态功耗降低多达 30%。此外,该新型套件还提供了基于时序的高级设计保存功能、为即插即用设计提供符合 AMBA 4 AXI4 规范的IP支持,同时具备第四代部分重配置功能的直观设计流程,可降低多种高性能应用的系统成本。 在为所有 Xilinx:registered: Virtex:registered:-6 和 Spar
所属分类:
其它
发布日期:2020-11-07
文件大小:86016
提供者:
weixin_38571453
EDA/PLD中的使用ISE设计工具优化FPGA的功耗
从Xilinx公司推出FPGA二十多年来,研发工作大大提高了FPGA的速度和面积效率,缩小了FPGA与ASIC之间的差距,使FPGA成为实现数字电路的优选平台。今天,功耗日益成为FPGA供应商及其客户关注的问题。 降低FPGA功耗是降低封装和散热成本、提高器件可靠性以及打开移动电子设备等新兴市场之门的关键。 Xilinx在提供低功耗FPGA解决方案方面较有经验。本文说明如何应用计算机辅助设计(CAD)技术,如Xilinx ISE(集成软件环境)9.2i版本软件使功能有效降低。 CMOS电路
所属分类:
其它
发布日期:2020-11-26
文件大小:106496
提供者:
weixin_38717359
EDA/PLD中的Xilinx发布65nm Virtex-5 系列FPGA
Xilinx公司发布其新的 Virtex-5 系列领域优化现场可编程门阵列 (FPGA),该系列基于业界最先进的 65 纳米 (nm) 三极栅氧化层技术、突破性的新型 ExpressFabric 技术和经过验证的 ASMBL 架构。Xilinx宣布发运首批 Virtex-5 LX 平台,更多平台将在未来 18 个月内陆续托运。 关键设计团队在工艺技术、架构和产品开发方法学方面的创新,使 Virtex-5 FPGA 在性能和密度方面取得前所未有的进步--与前一代 90-nm FPGA 相比
所属分类:
其它
发布日期:2020-11-28
文件大小:101376
提供者:
weixin_38652196