您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的基于FPGA的自适应锁相环设计

  2. 摘要:利用锁相环进行载波跟踪是获取本地载波的一种重要方法,针对锁相环的噪声性能和跟踪速度不能同时达到最优的限制,在锁相环PLL中引入自适应模块,根据环路所处的环境自适应对PLL环路参数做出调整。设计中利用仿真软件MATLAB对自适应锁相环进行仿真,并在FPGA硬件板上利用 VHDL编程实现。在栽波信号为10 MHz、采样率为80 MHz的条件下,设计的自适应锁相环在噪声水平较小时跟踪速度提高了0.5μs左右,在噪声水平较高时相位抖动降低了0.01 rad左右。   对于相位调制信号,相干解调为
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:377856
    • 提供者:weixin_38526914
  1. EDA/PLD中的基于FPGA的8PSK软解调的研究与实现

  2. 摘 要:先分析了8PSK 的软解调原理,针对最优的对数似然比(LLR)运算复杂度较高的特点,选用了相对简化的最大值(MAX)算法作为可编程逻辑门阵列(FGPA)硬件平台实现方案。随后,通过QUARTUS II 仿真平台对8PSK 软解调器进行了硬件描述语言(VHDL)的设计实现和功能仿真,并通过与LDPC 译码模块级联在Altera 公司的Stratix II 系列FPGA 芯片上完成最终测试。通过与MATLAB 仿真结果进行比较,验证上述简化8PSK 软解调器设计的正确性和可行性。   0
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:259072
    • 提供者:weixin_38548394
  1. EDA/PLD中的基于FPGA实现变采样率FIR滤波器的研究

  2. 摘要:数字信号凭借其在传输、存储和计算上的便捷性,正在得到越来越广泛的应用。在现代数字系统中往往会存在多种采样频率,这就需要改变采样频率,进行频率转换。本文主要介绍利用现场可编程逻辑器件(FPGA)实现变采样率FIR数字滤波器的方案。首先简单分析了FIR数字滤波器的基本结构,在此基础上,以一个适用于变采样率的半带滤波器的设计为例,结合利用MATLAB为辅助设计工具,完成对给定指标的FIR滤波器的设计,最后提出了利用FPGA硬件实现滤波的TOP-DOWN结构图。此方案使性能和资源占有率得到较好的突
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:250880
    • 提供者:weixin_38698367
  1. EDA/PLD中的基于FPGA 的模糊PID控制器的研究

  2. 摘要:提出了一种基于VHDL描述、FPGA 实现的模糊自整定PID控制器设计方法。首先,借助Matlab系统仿真工具,优化得出模糊PID参数的模糊推理规则和控制器算法结构。然后,进行控制器的VHDL分层设计。最后,在一个具体的FPGA 芯片上实现了该控制器。由于采用了离线计算、在线查表的模糊自整定参数技术和增量式 PID算法,本设计既降低了FPGA的资源耗费,又改善了传统 PID控制器的控制性能。是实现单片或小系统智能控制策略的一种新的有效途径。   1 引言   智能控制策略较为理想的实现
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:417792
    • 提供者:weixin_38557935
  1. EDA/PLD中的在Matlab中实现FPGA硬件设计

  2. 摘要:System Generator for DSP是Xilinx公司开发的基于Matlab的DSP开发工具同时也是一个基于FPGA的信号处理建模和设计工具。文章介绍了在Matlab中使用System Generator for DSP实现FPGA硬件设计的方法,同时给出了一个应用实例。 关键词:Matlab;FPGA;System Generator;DSP近年来,在数字通信、网络、视频和图像处理领域,FPGA已经成为高性能数字信号处理系统的关键元件。FPGA的逻辑结构不仅包括查找表
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:87040
    • 提供者:weixin_38750007