您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的状态机“毛刺”的产生及消除方法

  2. 随着EDA技术的高速发展, 以大规模和超大规模器件FPGA/CPLD为载体、以VHDL(硬件描述语言)为工具的电子系统设计越来越广泛。有限状态机(简称状态机)作为数字系统控制单元的重要设计方案之一,无论与基于VHDL语言的其他设计方案相比,还是与可完成相似功能的CPU设计方案相比,在运行速度的高效、执行时间的确定性和高可靠性方面都显现出强大的优势。因此状态机在数字电子系统设计中的地位日益凸显。   1 状态机“毛刺”的产生   状态机通常包含主控时序进程、主控组合进程和辅助进程三个部分。其中
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:146432
    • 提供者:weixin_38688145