您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的基于CPLD和AD9857的数字化多模式调制单元设计

  2. 摘要: 介绍了一种跟踪雷达数字化多模式调制单元的设计方案, 给出了使用CPLD和DDS芯片AD9857 (数字正交上变频器) 来生成调制信号的实现方法, 同时以脉内相位编码信号和非线性调频信号为例, 给出了其软件实现方法, 最后还给出了实测信号波形。   0 引言   由于微电子和数字电路的飞速发展以及武器系统速度和性能的大幅提高, 系统对雷达、导航、电子测量等领域内设备的频率范围、分辨率、频率转换时间、信号形式多样化等指标也提出了更高的要求。DDS (直接数字合成) 技术以其极高的频率分辨
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:212992
    • 提供者:weixin_38716563
  1. EDA/PLD中的基于FPGA的直接数字频率合成技术设计

  2. 摘要:介绍了利用现场可编程逻辑门阵列FPGA实现直接数字频率合成(DDS)的原理、电路结构和优化方法。重点介绍了DDS技术在FPGA中的实现方法,给出了采用ALTERA公司的ACEX系列FPGA芯片EP1K30TC进行直接数字频率合成的VHDL源程序。 关键词:直接数字频率合成(DDS);现场可编程逻辑门阵列(FPGA);EP1K30TC-144直接数字频率合成(Direct Digital Fraquency Syn-thesis即DDFS,一般简称DDS)是从相位概念出发直接合成所需
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:86016
    • 提供者:weixin_38729336
  1. EDA/PLD中的高分辨率时间数字转换电路的PLD实现

  2. 1 引言 时间数字转换(TDC)技术原本是实验核物理中的课题,随着科学技术的不断发展,精密时间测量数字化技术在高能物理、雷达、激光和声纳测距、通信测向、遥感成像等都应用了高分辨率的TDC技术,全数字集成电路的工艺简单,造价较低,设计难度较小,是电路设计人员追求的目标,因此,全数字的TDC也成为研究人员关注的问题,文献[2]报道了一种全数字化的模数变换电路(ADC),该方法本质上是基于全数字TDC的,以0.8μm CMOS工艺在0.45mm2面积上实现了18位全数字的ADC,该芯片在10ks/s采
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:99328
    • 提供者:weixin_38522529