您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的用VHDL设计专用串行通信芯片

  2. 在通信系统中,通信芯片是整个硬件平台的基础,它不仅完成OSI物理层中的数据发送和接收,还能根据传输方式和协议的不同实现不同的数据校验方式及数据组帧格式。   目前,许多厂商都提供通用的串行通信芯片,其传输方式分为同步方式和异步方式。其中,异步芯片大多与INTEL的8250芯片兼容;而同步方式,由于一般涉及到所支持的传输协议(BSC、HDLC、SDLC等),所以当用户要求应用特定的同步传输协议时,往往需要设计专用的SRT(同步收发器)。以前,大多采用通用的逻辑元器件进行设计,这导致了设计和调试过
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:311296
    • 提供者:weixin_38531788
  1. EDA/PLD中的CPLD应用于嵌入式系统与CAN总线网络通信

  2. 1.引言   可编程逻辑器件PLD(Programmable logic Device)就是由用户进行编程实现所需逻辑功能的数字专用集成电路ASIC。可编程逻辑器件在现代电子工程设计中得到了广泛应用。它是在PAL,GAL等逻辑器件的基础上发展起来的,具有高密度,高速度,低功耗体系结构和逻辑单元,灵活以及运用范围宽等特点,同时还具有设计周期短,制造成本低,开发工具先进,标准产品无需测试,质量稳定及可实时布线检验等优点。   现场总线技术广泛应用于工业和军用测控局域网中,它可以实现较远距离、较快
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:203776
    • 提供者:weixin_38512659
  1. EDA/PLD中的Actel推出业界最低功耗的FPGA系列适用于便携式产品

  2. 为了满足便携式应用对功耗的严苛要求,Actel公司宣布推出业界最低功耗的现场可编程门阵列(FPGA)--IGLOO系列。这个以Flash为基础的产品系列的静态功耗为5μW,是最接近竞争产品功耗的四分之一;与目前领先的PLD产品比较,更可延长便携式应用的电池寿命达5倍,因而奠定了低功耗的新标准。   由于便携式产品的生命周期短及市场竞争激烈,设计人员必需不断增加新的功能和复杂性,但却不能耗用更多的电池能量。这个需求使到可重编程及全功能的Actel IGLOO方案别具吸引力,足以取代ASIC和C
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:64512
    • 提供者:weixin_38667581
  1. EDA/PLD中的硬件描述语言HDL的现状与发展

  2. 摘要:从数字系统设计的性质出发,结合目前迅速发展的芯片系统,比较、研究各种硬件描述语言;详细阐述各种语言的发展历史、体系结构和设计方法;探讨未来硬件描述语言的发展趋势,同时针对国内EDA基础薄弱的现状,在硬件描述语言方面作了一些有益的思考。 关键词:ASIC 硬件描述语言HDL Verilog HDL VHDL SystemC Superlog 芯片系统SoC引 言  硬件描述语言HDL是一种用形式化方法描述数字电路和系统的语言。利用这种语言,数字电路系统的设计可以从上层到下层(从抽象到具
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:141312
    • 提供者:weixin_38581992
  1. EDA/PLD中的ASIC设计基础

  2. 1 介绍 一旦一个设计流片,你便希望它是正确的。时间,金钱还有你的名誉可能会因为ASIC的一个故障而一无所有。这门课程将涵盖流片前所有要做的步骤,这些步骤将会将你第一次流片失败的可能性减到最小,成功率达到最大。这些步骤包括怎样去写设计说明,由上到下的设计,仿真,测试向量生成,还有好的程序练习。 这份报告是针对于那些从事ASIC设计或正准备设计的工程师的。那些从未设计过ASIC的工程师会发现这门课程是非常有益的,那些有经验的设计师会发现这门课程是非常有用的参考书目。 1.1 什么是ASIC
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:101376
    • 提供者:weixin_38686267
  1. EDA/PLD中的基于CPLD的串并转换和高速USB通信设计

  2. 摘 要:CPLD可编程技术具有功能集成度高、设计灵活、开发周期短、成本低等特点。介绍基于ATMEL 公司的CPLD芯片ATF1508AS设计的串并转换和高速USB及其在高速高精度数据采集系统中的应用。 关键词:CPLD 串并转换 USB 可编程逻辑器件(PLD)是20世纪70年代在ASIC设计的基础上发展起来的一种划时代的新型逻辑器件。自PLD器件问世以来,制造工艺上采用TTL、CMOS、ECL及静态RAM技术,器件类型有PROM、EPROM、E2PROM、FPLA、PAL、GAL、
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:126976
    • 提供者:weixin_38695061
  1. EDA/PLD中的以Flash为基础的FPGA实现高度安全设计

  2. 保密的重要性        对电子系统而言,FPGA的保密性极其重要。图1列出了两个系统设计的示意图,左边为1995年所作的系统设计,在该设计中,以ASIC芯片为核心,FPGA仅起到胶合逻辑的作用;在右边2005年进行的同类型系统设计中,不难发现FPGA已经成为系统设计的核心,它整合了原有ASIC及部分ASSP芯片的功能,因此FPGA作为系统芯片直接取代了ASIC的功能。随着FPGA性能、容量与功能的不断提升,今天的FPGA 已成为系统的心脏、知识产权的集合,所以如果FPGA存在安全性问题的话,
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:218112
    • 提供者:weixin_38720997
  1. EDA/PLD中的Axcelerator FPGA器件实现在工业温度范围内工作

  2. Actel公司业已推出多种符合工业规范的高性能非易失性现场可编程门阵列(FPGA器件。  这些新的工业级单芯片Axcelerator器件具有高达2百万个系统门的密度。公司"保证这些器件在-40~+85℃的环境温度下工作"。这一扩大的工作温度范围,再加上设计安全性和永久性防差错功能,使得这些新器件很适合替代专用集成电路(ASIC),应用于数据与电信、联网、测试与测量以及工业控制领域。  基于反熔丝的Axcelerator器件系列是以该公司的AX体系结构为基础的具有优于500MHz的内部操作和高达1
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:53248
    • 提供者:weixin_38683721
  1. EDA/PLD中的ASIC设计中验证工具选择实例

  2. 前言       伴随着工艺技术水平的提高,当前ASIC设计规模和设计复杂度也不断的提高。合理的选择验证工具在ASIC设计过程中起了关键作用。下面就结合实际的项目开发,对比验证工具的特点,帮助大家更好的认识验证工具。   SystemC 介绍   SystemC是一个开发硬件的面向对象的新型建模方法,建立在C++基础上,是为了方便系统级设计和IP交换。System C是一个开放的标准,由13家EDA和电子行业的公司共同控制。   包括        ARM Ltd.;Cadenc
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:256000
    • 提供者:weixin_38670949
  1. EDA/PLD中的基于FPGA的RISC微处理器的设计与实现

  2. 20世纪80年代初兴起的RISC技术一直是计算机发展的主流,RISC微处理器的一些基本理论则是计算机领域的重要基础常识,但具体实现仍有难度。电子设计自动化(Electronic Design Automation,简称EDA)是现代电子设计的核心技术。利用EDA技术进行电子系统设计的主要目标是完成专用集成电路(ASIC)的设计,而现场可编程门阵列(FPGA)和复杂可编程逻辑器件(CPLD)是实现这一途径的主流器件。现场可编程通用门阵列(Field Program mableGateArray,简
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:157696
    • 提供者:weixin_38637805
  1. EDA/PLD中的Actel推出业界最低功耗的FPGA系列——IGLOO

  2. Actel 公司宣布推出业界最低功耗的现场可编程门阵列 (FPGA) -- IGLOO:trade_mark: 系列。这个以 Flash 为基础的产品系列的静态功耗为5µW,是最接近竞争产品功耗的四分之一;与目前领先的PLD产品比较,更可延长便携式应用的电池寿命达5倍,因而奠定了低功耗的新标准。   由于便携式产品的生命周期短及市场竞争激烈,设计人员必需不断增加新的功能和复杂性,但却不能耗用更多的电池能量。这个需求使到可重编程及全功能的Actel IGLOO 方案别具吸引力,足以取代ASIC
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:99328
    • 提供者:weixin_38675341
  1. EDA/PLD中的原型验证过程中的ASIC到FPGA的代码转换

  2. 在对asic设计进行fpga原型验证时,由于物理结构不同,asic的代码必须进行一定的转换后才能作为fpga的输入。现代集成电路设计中,芯片的规模和复杂度正呈指数增加。尤其在asic设计流程中,验证和调试所花的时间约占总工期的70%。为了缩短验证周期,在传统的仿真验证的基础上,涌现了许多新的验证手段,如断言验证、覆盖率驱动的验证,以及广泛应用的基于现场可编程器件(fpga)的原型验证技术。   采用fpga原型技术验证asic设计,首先需要把asic设计转化为fpga设计。但asic是基于标准
  3. 所属分类:其它

    • 发布日期:2020-12-04
    • 文件大小:151552
    • 提供者:weixin_38522029