您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的基于AVR和CPLD的高速数据采集系统

  2. 输入系统的信息大多数是模拟量,为使计算机能够处理这些模拟量,必须经由数据采集系统将模拟量转化为数字量。CPLD是在PAL、GAL等逻辑器件的基础上发展起来的,CPLD的规模比较大,适合于时序、组合等逻辑电路的应用场合,它的高集成度能力大大缩小电路板的尺寸,降低了系统的成本,而且能够提高系统的性能和可靠性。    对于一个成型的探测系统而言,通常都是有采集储存部分的,无论是电信号、光信号、声音信号、磁信号等在被探测器接收到后大部分都需要转化为数字信号传给处理器才能完成分析、判断的过程。对于需要高速
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:266240
    • 提供者:weixin_38691055
  1. EDA/PLD中的基于CPLD 的多路数据采集系统的设计

  2. 摘 要:随着数字化生活的到来, 数据采集系统在日常生活中的应用越来越显着。模拟信号和数字信号之间的转换已成为计算机控制系统中不可缺少的环节。较传统数据采集系统, 以可编程逻辑器件实现的数据采集系统具有时钟频率高,内部延时小, 速度快, 效率高, 组成形式灵活等特点。   数据采集系统具有极强的通用性, 可广泛应用于军事、工业生产、科学研究和日常生活中。随着计算机的普及, 数据采集系统在日常生活中的应用越来越显着。   由于基于DSP 芯片的高速电子器件成本和制作工艺,以及高密集的技术含量,
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:289792
    • 提供者:weixin_38506138
  1. EDA/PLD中的基于CPLD/FPGA高速数据采集系统的设计

  2. 0 引 言   传统的数据采集系统一般采用单片机,系统大多通过PCI总线完成数据的传输。其缺点是数学运算能力差;受限于计算机插槽数量和中断资源;不便于连接与安装;易受机箱内电磁环境的影响。这些问题遏制了基于PCI总线的数据采集系统的进一步开发和应用。因此,需要一种更为简便通用的方式完成采集系统和计算机数据的交互。   数据采集系统性能的好坏,主要取决于它的精度和速度。在保证精度的条件下应尽可能地提高采样速度,以满足实时采集、实时处理和实时控制的要求。实践表明,采用ARM 32位嵌入式微处理器
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:180224
    • 提供者:weixin_38715048
  1. EDA/PLD中的基于CPLD的CCD信号发生器的研究

  2. 1 引言   CCD (Charge Coupled Devices)电荷藕合器件是20世纪70年代初发展起来的新型半导体 器件。目前CCD作为光电传感器由于其具有体积小、重量轻、功耗小、工作电压低和抗烧毁 等优点以及在分辨率、动态范围、灵敏度、实时传输、自扫描等特性,广泛地应用于摄像 材、气象、航天航空、军事、医疗以及工业检测等众多领域。   我们需要对CCD相机所获取的大量高速图像数据进行采集、存储,以便做后续处理和应 用,而进行这一系列信号处理之前,目标信号的获取及所获信号的质量关系到
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:180224
    • 提供者:weixin_38553837
  1. EDA/PLD中的基于CPLD的数据采集与显示接口电路仿真设计

  2. 1 引言   CPLD称为复杂可编程逻辑设计芯片,它是大规模可编程器件,具有高集成度、高可靠性、高速度的特点。CPLD是利用EDA技术进行电子系统设计的载体。硬件描述语言是EDA技术进行电子系统设计的主要表达手段,VHDL语言是常用的硬件描述语言之一;软件开发工具是利用EDA技术进行电子系统设计的智能化的自动化设计工具,常用开发工具有QuartusⅡ,Ispexpert,Foundation等。CPLD以高速、高可靠性、串并行工作方式等特点在电子设计中广泛应用。它打破了软硬件之间的界限,加速了
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:195584
    • 提供者:weixin_38689976
  1. EDA/PLD中的CPLD在多路高速同步数据采集系统中的应用

  2. 摘要:采用VHDL语言设计,用CPLD控制模/数转换电路,完成多路模拟输入的高速同步数/模转,具有容错和自检能力。CPLD与处理之间采用并行接口,具有很好的移植性、可靠性。     关键词:VHDL CPLD 高速同步数/模转换 容错和自检 并行接口 移植性 引言 CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件)是在传统的PAL、GAL基础上发展而来的,具有多种工作方式和高集成、高速、高可靠性等明显的特点,在超高速领域和实时测控方面有非常
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:145408
    • 提供者:weixin_38711972
  1. EDA/PLD中的基于CPLD的串并转换和高速USB通信设计

  2. 摘 要:CPLD可编程技术具有功能集成度高、设计灵活、开发周期短、成本低等特点。介绍基于ATMEL 公司的CPLD芯片ATF1508AS设计的串并转换和高速USB及其在高速高精度数据采集系统中的应用。 关键词:CPLD 串并转换 USB 可编程逻辑器件(PLD)是20世纪70年代在ASIC设计的基础上发展起来的一种划时代的新型逻辑器件。自PLD器件问世以来,制造工艺上采用TTL、CMOS、ECL及静态RAM技术,器件类型有PROM、EPROM、E2PROM、FPLA、PAL、GAL、
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:126976
    • 提供者:weixin_38695061
  1. EDA/PLD中的CPLD在高速数据采集系统中的应用

  2. 摘要:CPLD在高速数据采集系统中的应用。介绍了高速数据采集系统的整体框架,分析了其中的通用部分;ALTERA公司推出的MAX7000系列产品的特点及其开发软件MAX+PLUSII;根据高速数据采集系统的需要,以VHDL语言的形式介绍了由MAX7000系列产品构成的地址发生器、数据总线控制器和ISA总线接口,指出了在设计过程中要注意的问题。 关键词:CPLD 高速数据采集系统 ISA总线接口 CPLD是复杂的PLD,专指那些集成规模大于1000门以上的可编程逻辑器件。它由与阵列、或阵列、输入
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:126976
    • 提供者:weixin_38612648