您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的CPLD设计的数码管驱动显示电路

  2. CPLD设计的数码管驱动显示电路   1.1 显示原理:   八段数码显示管如图1.1 所示,八段数码管每一段为一发光二极管,共有a~g 以及小数点dp 八个发光二极管。将八段数码管中的每个二极管的阴极并联在一起,组成公共阴极端。这样把共阴极管脚接地,此时哪个管脚输入高电平,对应发光二极管就被点亮。 图 1.1 八段数码显示管   CL5461AS 数码管管脚图如图1.2 所示,它将四个数码显示管的a~g 及小数点dp 管脚并联在一起,作为数码管数据输入端;分别引出各个数码管的阴极A
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:162816
    • 提供者:weixin_38499950
  1. EDA/PLD中的CPLD设计的驱动数码显示电路案例

  2. 显示原理:   八段数码显示管如图1.1 所示,八段数码管每一段为一发光二极管,共有a~g 以及小数点dp 八个发光二极管。将八段数码管中的每个二极管的阴极并联在一起,组成公共阴极端。这样把共阴极管脚接地,此时哪个管脚输入高电平,对应发光二极管就被点亮。   图 1.1 八段数码显示管   CL5461AS 数码管管脚图如图1.2 所示,它将四个数码显示管的a~g 及小数点dp 管脚并联在一起,作为数码管数据输入端;分别引出各个数码管的阴极A1~A4。   图1.2 CL
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:157696
    • 提供者:weixin_38535812