您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的CoolRunner-II器件的使用频率合成

  2. CoolRunner-II的频率合成(CoolCLOCK)技术利用分频器模块和双沿触发器实现多种频率的组合输出,并且能够降低器件的功耗。由于时钟分频器模块的时钟输入只能在GCK2输入,因此CoolCLOCK功能也只有一个时钟输入端,并且仅在XC2Cl28以上的器件中有效。该功能可以通过属性控制来实现。  (1)约束文件(UCF)     NET COOL_CLK;  (2)VHDL语言     attribute COOL_CLK: string;     attribute COOL_CLK
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:26624
    • 提供者:weixin_38646659