您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的EDA中的状态控制器设计技巧分析

  2. (1)在状态控制器KZQ中,利用状态机的设计方法简化了设计。   (2)在数据装载器ZZQ的设计中,利用三个装载信号的组合LD_8888&LD_DONE&LD_CLK赋给变量TEMP,巧妙地解决了装载数据的选择问题。   (3)在烹调计时器JSQ的设计中,利用两个减法十进制计数器和两个减法六进制计数器的串级组合,非常简便地实现了59′59″数之间的计时和初始数据的装载。同时在减法十进制计数器和减法六进制计数器的第二个进程中(详见下面列出的程序段),通过引入CLK的上升沿,消除了进位信号CQI
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:49152
    • 提供者:weixin_38611527
  1. EDA/PLD中的EDA中的状态控制器系统的有关仿真

  2. 状态控制器KZQ、数据装载器ZZQ和烹调计时器JSQ的仿真分别如图1、如图2和如图3所示。   如图1 状态控制器KZQ的仿真图   如图2 数据装载器ZZQ的仿真图   如图3 烹调计时器JSQ的仿真图   经过对如图1~如图3进行分析,我们可以看出KZQ、ZZQ、JSQ的设计是正确的。其他未仿真的模块请读者自行完成并进行分析。    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:291840
    • 提供者:weixin_38672840
  1. EDA/PLD中的EDA中的烹调计时器JSQ的设计

  2. 烹调计时器JSQ为减数计数器,其最大计时时间为59∶59。因此我们可用两个减计数十进制计数器DCNT10和两个减计数六进制计数器DCNT6级联构成。JSQ的内部组成原理如图所示。   如图 JSQ的内部组成原理图    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:92160
    • 提供者:weixin_38729336