您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的基于CPLD的LED显示屏控制电路解决方案

  2. 导读:LED电子显示技术发展迅速,已成为当今平板显示领域的主导之一,本文着重介绍了用M4A5-128P64-10VC设计LED显示屏的控制电路。   引言   近年来,随着计算机技术和集成电路技术的飞速发展,得到广泛应用的大屏幕显示系统当属视频LED显示系统。在LED显示技术中,由于红色、绿色发光二极管的亮度、光效色差等性能也得到了很大的提高,加之计算机多媒体制作软件的发展,现在伪彩视频LED显示系统的制造成本大大降低,应用领域不断增加。这种伪彩色视频LED显示系统采用了计算机多媒体技术,全
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:118784
    • 提供者:weixin_38564990
  1. EDA/PLD中的一种基于FPGA的VGA图象信号发生器设计

  2. 1、引言   VGA(视频图形阵列)作为一种标准的显示接口在视频和计算机领域得到了广泛的应用。VGA图像信号发生器是电视台、电视机生产企业、电视维修人员常用的仪器,其主要功能就是产生标准的图像测试信号。   VGA图像信号发生器的设计涉及到图像数据的处理,对电路的工作速度和性能要求较高,VGA工业标准要求的时钟频率高达25MHz,使用传统的电子电路设计方法是难以实现的。采用专用的视频处理芯片,其设计技术难度大、开发成本高。本文采用FPGA+MCU方案,利用了Cyclone系列的FPGA高达上
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:222208
    • 提供者:weixin_38605133
  1. EDA/PLD中的基于改进型二步索引算法OSD电路的FPGA实现

  2. 0 引 言   OSD(on screen display),即在屏显示系统,是实现人机界面交互的基础,在视频处理SOC中作为重要功能模块有着广泛的应用。   基于SOC技术的模块化设计要求各功能模块尽可能小地占用电路资源,以满足芯片系统对资源使用和面积的控制。对于OSD功能模块而言,存储器资源为主要开销。因此,减少存储器资源的使用对降低OSD模块电路资源需求有着重要的意义。   OSD电路中,字符索引算法的选取直接决定了存储器资源的使用情况,因此采用更优化的字符索引算法可以达到降低存储器
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:183296
    • 提供者:weixin_38523251
  1. EDA/PLD中的EDA典型单元电路的多路选择器的设计

  2. 多路选择器可以从多组数据来源中选取一组送入目的地。它的应用范围相当广泛,从组合逻辑的执行到数据路径的选择,经常可以看到它的踪影。另外在时钟、计数定时器等的输出显示电路中经常利用多路选择器制作扫描电路来分别驱动输出装置,以降低功率的消耗。有时也希望把两组没有必要同时观察的数据,设置为共享一组显示电路,以降低成本。   多路选择器的结构是2"个输入数据对应有N个数据输出选择控制线和一个输出线。   【例1】 设计一个四选一的多路选择器的VHDL程序(使用IF-THEN-ELSE语句),并使用MA
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:309248
    • 提供者:weixin_38692043
  1. EDA/PLD中的EDA中的多路彩类控制器的系统设计方案

  2. 根据系统设计要求可知,整个系统共有三个输入信号:控制彩灯节奏快慢的基准时钟信号CLK_IN,系统清零信号CLR,彩灯节奏快慢选择开关CHOSE_KEY;共有16个输出信号LED[150],分别用于控制十六路彩灯。   据此,我们可将整个彩灯控制器CDKZQ分为两大部分:时序控制电路SXKZ和显示控制电路XSKZ,整个系统的组成原理图如图所示。   如图 彩灯控制器组成原理图   系统的工作原理如下:时序控制电路SXKZ根据输入信号CLK_IN,CLR,CHOSE_KEY产生符合一定要求
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:60416
    • 提供者:weixin_38688745
  1. EDA/PLD中的EDA中的电路PCB设计中的有关重要操作

  2. 启动PCB编辑器→确定电路板的尺寸→装载封装元件库→装载网络表9元件布局、布线→自动/手动布线→查看3D视图。   1)电路板的尺寸的设定。设计PCB前,首先要设定电路板的尺寸/边框,其设计步骤为:先弹出编辑区下方的Keep Out Layout(禁止布线层)→点击工具条上的(只画边框不显示尺寸)/(画边框并显示尺寸)→起点点击→移动→终点点击,即可完成电路板的边框的设定。在电路板的边框设定过程中,为了便于查看设定过程中的尺寸,我们需要进行尺寸单位的变换。尺寸单位的变换步骤是:View→Tog
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:36864
    • 提供者:weixin_38612437
  1. EDA/PLD中的EDA中的电路PCB有关重要操作

  2. 1)元件库的装载   元件库的装载就是将设计中需要使用的元件所在的元件库从外存调入内存,以供设计中使用。其具体操作为:使用鼠标单击设计管理器中左端的Browse Sch选项卡,然后单击Add/Remove按钮,屏幕将出现元件库添加`删除对话框;这时用户可选择自己需要的元件库,然后双击鼠标或点击Add按钮,此元件库就会显示在Se1ected Fi1es框中,元件库文件的类型为。ddb文件;全部选择完,点击Ok即完成元件库的添加,如图所示。最常用的库有Prote1 DOS for Sch、Misc
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:173056
    • 提供者:weixin_38569651
  1. EDA/PLD中的EDA的显示电路的设计

  2. 常用的显示器件有发光二极管、数码管、液晶显示器等,其中最常用的为数码管。数码管显示数据的方式有静态显示和动态显示之分。所谓静态显示,就是将被显示的数据的BCD码通过各自的4~1B显示译码器译码后,分别接到显示译码器的显示驱动端a~g(p),而公共端COM则根据数码管的类型(共阴/共阳)分别接GND/VCC。所谓动态显示,就是将被显示的数据的BCD码按照一定的变化频率,在不同的时刻周期性地分别送到一个数据总线上,再通过一个公共的4~7/8显示译码器译码后,接到多个显示译码器的公共显示驱动端a~g(
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:510976
    • 提供者:weixin_38734276
  1. EDA/PLD中的EDA中的智力抢答系统设计要求

  2. 在许多比赛活动中,为了准确、公正、直观地判断出第一抢答者,通常设置一台抢答器,通过数显、灯光及音响等多种手段指示出第一抢答者 。同时,还可以设置计分、犯规及奖惩计录等多种功能。本设计的具体要求是:   (1)设计制作一个可容纳四组参赛者的数字智力抢答器,每组设置一个抢答按钮供抢答者使用。   (2)电路具有第一抢答信号的鉴别和锁存功能。在主持人将系统复位并发出抢答指令后,若参加者按抢答开关,则该组指示灯亮并用组别显 示电路显示抢答者的组别,同时扬声器发出“嘀嘟”的双音音响,且持续2~3秒。此
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:34816
    • 提供者:weixin_38553648
  1. EDA/PLD中的EDA中的数字按键输入的响应控制

  2. 密码锁的控制电路是整个电路的控制中心,主要完成对数字按键输入和功能按键输入的响应控制。   (1)如果按下数字键,第一个数字会从显示器的最右端开始显示,此后每新按一个数字时,显示器上的数字必须左移一格,以便将新的数字显示出来。   (2)假如要更改输入的数字,可以按倒退按键来清除前一个输入的数字,或者按清除键清除所有输入的数字,再重新输入四位数。   (3)由于这里设计的是一个四位的电子密码锁,所以当输入的数字键超过四个时,电路不予理会,而且不再显示第四个以后的数字。    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:25600
    • 提供者:weixin_38651507
  1. EDA/PLD中的EDA中的系统设计方案

  2. 作为通用电子密码锁,主要由三个部分组成:数字密码输入电路、密码锁控制电路和密码锁显示电路。   作为电子密码锁的输入电路,可供选择的方案有数字机械式键盘和触摸式数字键盘等多种。虽然机械式键盘存在一些诸如机械产生的弹跳消除问题和机械部分的接触等问题,但是和触摸式的3×4键盘相比,机械式键盘具有低成本、可靠性高、构成电路简单、技术成熟和应用广泛等特点,因此将其应用到通用数字电子密码锁中还是比较适宜的。本设计中采用一个3×4的通用数字机械键盘作为该设计的输入设备δ   数字电子密码锁的显示信息电路
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:143360
    • 提供者:weixin_38571878
  1. EDA/PLD中的EDA中的设计技巧分析

  2. (1)在抢答鉴别电路的设计中,A、B、C、D四组抢答,理论上应该有16种可能情况,但实际上由于芯片的反应速度快到一定程度时,两组以上同时抢答成功的可能性非常小,因此我们可设计成只有四种情况,这大大简化了电路的设计复杂性.     (2)在计分器电路的设计中,按照一般的设计原则,按一定数进制进行加减即可,但是随着计数数目的增加,要将计数数目分解成十进制并进行译码显示会变得越来越麻烦.因此为了减少译码显示的麻烦,一般是将一个大的进制数分解为数个十进制以内的进制数,计数器串级连接.但随着位数的增加,
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:36864
    • 提供者:weixin_38590989
  1. EDA/PLD中的EDA中的交通控制器的系统设计方案

  2. 交通控制器拟由单片的CPLD/FPGA来实现,经分析设计要求,拟定整个系统由9个单元电路组成,如图所示。   如图 交通控制器的内部逻辑结构原理图   图中9个单元电路分别为交通灯控制器JTDKZ:根据主、支干道传感器信号SM、SB以及来自时基发生电路的时钟信号CLK,发出主、支干道指示灯的控制信号,同时向各定时单元、显示控制单元发出使能控制信号EN45、EN25、EN05M、EN05B;45 s、5 s、25 s定时单元CNT45S、CNT05S、CNT25S:根据SM、SB、CLK及
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:95232
    • 提供者:weixin_38614636
  1. EDA/PLD中的EDA中的综合计时电路的显示控制电路的设计

  2. 本设计显示需要使用的是15个七段显示数码管。在计时结果显示电路中,七段数码管显示部分是一个不容忽视的环节,如若处理不得当,可能引起系统功率过大,产生散热问题,严重时甚至会导致系统的烧毁。为了解决好以上问题,下面就对七段数码管显示电路做简要的分析和介绍。   通常点亮一个LED所需的电流是5~50 mA,通电的电流愈大,LED的亮度愈高,相对的也会使其寿命缩短。一般以10 mA的导通电流来估算它所必须串联的阻值,其计算方式参考如图1所示。   如图1 单个LED的串接电阻计算方式   七
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:165888
    • 提供者:weixin_38506138
  1. EDA/PLD中的基于CPLD和Embedded System的LED点阵显示系统实现(TIP127)

  2. 摘要:采用自顶向下的设计思想,综合运用EDA 技术、CPLD技术和共享式双口RAM,解决了大屏幕LED点阵显示屏无闪烁显示的技术难题。给出了系统设计方法及实际电路。 关键词:CPLD 双口RAM 扫描 大屏幕LED 点阵 显示屏 LED点阵显示屏是显示公共信息的一种重要显示终端,其中大屏幕LED点阵显示屏在许多场合得以应用。大屏幕显示所采用的技术比中小屏幕显示难度更大,因为其屏幕大、LED点数多,要求在极短的时间内刷新每个点,使得其扫描速率必须非常高,所以只有设计合理的控制电路才能达到这个要
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:97280
    • 提供者:weixin_38733525
  1. EDA/PLD中的用FPGA技术实现某新型通信设备中PCM码流处理

  2. 摘 要:本文根据FPGA器件的特点,介绍了应用FPGA设计某通信设备中PCM码流处理模块的一种方案。并就设计中遇到的问题进行了分析。关键词:FPGA;RAM 引言由于FPGA器件可实现所有数字电路功能 ,具有结构灵活、设计周期短、硬件密度高和性能好等优点,在高速信号处理领域显示出愈来愈重要的作用。本文研究了基于FPGA技术对PCM码流进行处理的实现方法。变换后的数据写入RAM,与DSP配合可完成复杂的信号处理功能。 设计方案某新型通信设备中,在完成调度功能的板子上,需要进行PCM码流处理
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:82944
    • 提供者:weixin_38604395
  1. EDA/PLD中的基于FPGA的SDRAM控制器设计

  2. 1 引 言 SDRAM的特点是大容量和高速度。其单片容量可达256Mb或更高,工作速度可达100~200MHz以上,但是其控制方式比EDO/FP DRAM复杂得多。目前,许多嵌入式设备的大容量存储器都采用SDRAM来实现。在设计中采用SDRAM存储器时,大多都是用专用芯片完成其控制电路。但是,当我们对SDRAM存储器进行特殊应用时,就需要自己设计控制电路了。 我们知道,显示器在显示文字或图形时,显示器在帧频、行频、彩色视频信号的控制下,控制电子束顺序地从上到下,从左到右逐行扫描。而这些显示
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:120832
    • 提供者:weixin_38682076
  1. EDA/PLD中的一种基于CPLD的压电生物传感器检测电路的设计

  2. 摘要:本文介绍了一种基于复杂可编程逻辑器件(CPLD)的压电生物传感器检测电路.该检测电路以高性能CPLD(MAX7128)为核心,实现了对压电生物传感器10MHz高频信号的测量与采集,以及所采集的频率数据动态、实时显示以及频率数据串行通信等功能.该电路体积小、集成度高,具有可靠性高、实时性高的特点.此外该系统还可以通过RS-232串行接口与计算机连接进行数据传输和数据存储及分析.详细阐明了系统整体结构设计以及系统硬件部分的实现,并给出了CPLD内核仿真结果和数据采集软件实测频率曲线.  关键词
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:196608
    • 提供者:weixin_38504417
  1. EDA/PLD中的基于改进型二步索引算法OSD电路的FPGA

  2. 0 引 言   OSD(on screen display),即在屏显示系统,是实现人机界面交互的基础,在视频处理SOC中作为重要功能模块有着广泛的应用。   基于SOC技术的模块化设计要求各功能模块尽可能小地占用电路资源,以满足芯片系统对资源使用和面积的控制。对于OSD功能模块而言,存储器资源为主要开销。因此,减少存储器资源的使用对降低OSD模块电路资源需求有着重要的意义。   OSD电路中,字符索引算法的选取直接决定了存储器资源的使用情况,因此采用更优化的字符索引算法可以达到降低存储器
  3. 所属分类:其它

    • 发布日期:2020-12-04
    • 文件大小:185344
    • 提供者:weixin_38640117
  1. EDA/PLD中的一种新型数字温度测量电路的设计及实现

  2. 用传统的水银或酒精温度计来测量温度,不仅测量时间长、读数不方便、而且功能单一,已经不能满足人们在数字化时代的要求。本文提出了一种新型的数字式温度测量电路的设计方案,该方案集成了温度测量电路和实时日历时钟电路。   温度测量电路的测温范围在-20℃~50℃之间,分辨率为1℃,测温时间小于1秒。电路中采用凌特公司的电阻可编程振荡器LT1799来实现电阻值到频率的转换,然后根据预先存储在ROM中的参数值进行比较映射得到待测温度值。实时日历时钟电路能显示年、月、日、星期、时、分、秒七种时钟信号,用户可以
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:103424
    • 提供者:weixin_38691319
« 12 3 »