您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的ISE软件中为源同步中

  2. 在ISE软件中为源同步接口增加了datasheet报告的新功能,目的是帮助设计者在FPGA实现之后明白时钟和数据的关系,并且把时钟调整到数据中间。图1所示范例描述了一个实际的应用,数据和时钟路径中都有延时和相位调整电路。表格中"Source Offset To Cente"(灰色显示)部分表示数据源相对中间位置的偏移量,即如果数据延时可以调整,那么需要调整多大延时才可以让时钟位于数据中间,时序图中标出了这个偏移量的含义。在这个例子中都是负值,它表示需要减小数据延时才可以让时钟处在数据中间。
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:315392
    • 提供者:weixin_38697579